熟女俱乐部五十路二区av,又爽又黄禁片视频1000免费,国产卡一卡二卡三无线乱码新区,中文无码一区二区不卡αv,中文在线中文a

首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> asic ip核

FPGA應(yīng)用愈加廣泛 行業(yè)演進(jìn)呈現(xiàn)三大趨勢

  •   FPGA(現(xiàn)場可編程邏輯器件)產(chǎn)品的應(yīng)用領(lǐng)域已經(jīng)從原來的通信擴(kuò)展到消費(fèi)電子、汽車電子、工業(yè)控制、測試測量等廣泛的領(lǐng)域。而應(yīng)用的變化也使FPGA產(chǎn)品近幾年的演進(jìn)趨勢越來越明顯:一方面,F(xiàn)PGA供應(yīng)商致力于采用當(dāng)前最先進(jìn)的工藝來提升產(chǎn)品的性能,降低產(chǎn)品的成本;另一方面,越來越多的通用IP(知識產(chǎn)權(quán))或客戶定制IP被引入FPGA中,以滿足客戶產(chǎn)品快速上市的要求。此外,F(xiàn)PGA企業(yè)都在大力降低產(chǎn)品的功耗,滿足業(yè)界越來越苛刻的低功耗需求。   第一時間采用新工藝提升性能降低成本   半導(dǎo)體產(chǎn)品的集成度和成本
  • 關(guān)鍵字: FPGA  ASIC  SRAM  低功耗  

基于FPGA的QPSK信號源的設(shè)計(jì)與實(shí)現(xiàn)

  • 前言   調(diào)相脈沖信號可以獲得較大的壓縮比,它作為一種常用的脈沖壓縮信號,在現(xiàn)代雷達(dá)及通信系統(tǒng)中獲得了廣泛應(yīng)用。隨著近年來軟件無線電技術(shù)和電子技術(shù)的發(fā)展,DDS(直接數(shù)字頻率合成)用于實(shí)現(xiàn)信號產(chǎn)生的應(yīng)用越來越廣。DDS技術(shù)從相位的概念出發(fā)進(jìn)行頻率合成,它采用數(shù)字采樣存儲技術(shù),可以產(chǎn)生點(diǎn)頻、線性調(diào)頻、ASK、PSK及FSK等各種形式的信號,其幅度和相位一致性好,具有電路控制簡單、相位精確、頻率分辨率高、頻率切換速度快、輸出信號相位噪聲低、易于實(shí)現(xiàn)全數(shù)字化設(shè)計(jì)等突出優(yōu)點(diǎn)。   目前,DDS的ASIC芯片如
  • 關(guān)鍵字: FPGA  信號源  ASIC  QPSK  DDS  

保護(hù)敏感IC元件

  •   為了成本,集成度和性能等指標(biāo),采用高速串行數(shù)據(jù)接口,并且減小半導(dǎo)體制造布局是非常有必要的。但這種較小的器件更容易受到較低電壓和電流所造成的靜電損傷。另外,用于高速數(shù)據(jù)線上的低電容ESD保護(hù)器件在電容減小的同時,動態(tài)電阻會變大,這會使它們保護(hù)系統(tǒng)敏感IC元件的能力變差。   對于傳統(tǒng)的ESD保護(hù)方案,強(qiáng)大的靜電放電保護(hù)與良好的信號完整性是一對矛盾。有一些ASIC根本無法在保證信號完整性的同時,有效地進(jìn)行ESD保護(hù)。   數(shù)據(jù)表說明書   系統(tǒng)設(shè)計(jì)者通常用器件數(shù)據(jù)表上標(biāo)注的ESD等級來比較其ESD保
  • 關(guān)鍵字: ASIC  IC元件  ESD  CMD  

基于SOPC的視頻采集系統(tǒng)設(shè)計(jì)

  •   0 引言   視頻采集的主流實(shí)現(xiàn)方案有兩種:一是基于ASIC,該方案一般采用意法、AMD等公司的專用視頻處理芯片;二是基于DSP,主要采用TI、ADI等公司的DSP信號處理器。它們作為輔處理器,可在主CPU控制下進(jìn)行視頻信號的采集壓縮。隨著FPGA的發(fā)展,通過SOPC技術(shù)實(shí)現(xiàn)視頻采集已成為一種易于開發(fā)、設(shè)計(jì)靈活的方案。而這主要得益于IP復(fù)用技術(shù)的發(fā)展。在FPGA上構(gòu)建復(fù)雜嵌入式系統(tǒng)可利用既有的功能模塊及其驅(qū)動程序。該方案具有更大的集成度和靈活性,因而必將成為電子設(shè)計(jì)發(fā)展的一大趨勢。   本文介紹了
  • 關(guān)鍵字: SOPC  視頻采集  DSP  ASIC  FPGA  

ATM流量控制器IP核的設(shè)計(jì)和實(shí)現(xiàn)

  •   0 引言   ATM異步傳遞方式是建立在電路交換和分組交換基礎(chǔ)上的一種面向連接的快速分組交換技術(shù),它采用定長分組作為傳輸和交換的單位,并具有端到端QOS保證、完善的流量控制和擁塞控制,以及較好的技術(shù)綜合能力等優(yōu)勢,這些都是目前的IP技術(shù)所不及的。和傳統(tǒng)的STM電路相比,ATM技術(shù)對數(shù)據(jù)交換中猝發(fā)分組的適應(yīng)能力和傳輸線路的利用率都是很高的。雖然,由于靈活性和價格的原因,ATM技術(shù)沒有獲得預(yù)期的成功,但其流量控制機(jī)制對當(dāng)前變長分組骨干網(wǎng)的流量控制還是具有重要的參考價值,所以有必要對ATM的流量控制及其實(shí)
  • 關(guān)鍵字: IP核  ATM  流量控制器  CPLD  FPGA  

超聲便攜式設(shè)備的系統(tǒng)劃分

  •   上世紀(jì)90年代初,便攜式電話風(fēng)靡一時,隨著電子技術(shù)的長足發(fā)展,現(xiàn)今的手機(jī)除了可以發(fā)送電子郵件和短信,還能拍照、查詢股票價格、安排會議;當(dāng)然,也可以同世界上任何地方的任何人通話。           同樣在醫(yī)療領(lǐng)域中,以前所謂的便攜式超聲系統(tǒng)曾裝載在手推車上以便于拖拽;而今天的醫(yī)用超聲系統(tǒng)也在持續(xù)向小型化發(fā)展,并且被醫(yī)生們稱為“新型聽診器”。      超聲系統(tǒng)的便攜式趨勢      由于超聲的優(yōu)
  • 關(guān)鍵字: 便攜式  超聲系統(tǒng)  脈沖回波  ASIC  

基于新型ASSP LTC3455的硬盤MP3電源設(shè)計(jì)

  •   MP3播放機(jī)的產(chǎn)量已接近3,000萬部,其中50%是硬盤(HDD)MP3播放機(jī)。MP3播放機(jī)的電源供應(yīng)通常來自于AC適配器、USB線纜或鋰離子電池。然而,管理這些不同電源之間的電源通路控制是一個關(guān)鍵的技術(shù)難題。   硬盤MP3播放機(jī)市場快速成長的主要動力,來自于蘋果iPod與iPod迷你型硬盤MP3的巨大成功,這兩款產(chǎn)品在4~40GB的存儲范圍內(nèi)均具有多種硬盤選擇。這些MP3用微型硬盤的盤片直徑大多不足2英寸。例如,東芝的硬盤在直徑僅為1.8英寸的單一盤片上具有30GB的容量;日立的微型硬盤則在直徑
  • 關(guān)鍵字: MP3  硬盤  電源  集成電路  ASIC  

可編程系統(tǒng)級芯片(SoPC)應(yīng)用設(shè)計(jì)的工具要求

  •   門陣列、ASIC和PLD在競爭中促進(jìn)了可編程邏輯器件的發(fā)展,SoPC的出現(xiàn)使可編程邏輯器件有機(jī)會通過軟核進(jìn)入傳統(tǒng)的嵌入式處理器市場,本文介紹其應(yīng)用過程對設(shè)計(jì)工具的種種要求。   對可編程系統(tǒng)級芯片(SoPC)的開發(fā)而言,僅僅依靠可編程器件(PLD)在規(guī)模和速度方面的進(jìn)步,依靠使用方便的嵌入式處理器內(nèi)核,以及依靠其他的IP內(nèi)核本身是不夠的。通過解決系統(tǒng)級的復(fù)雜問題,使PLD技術(shù)在產(chǎn)品面市時間方面帶來好處,需要一種清晰的系統(tǒng)層次的構(gòu)造方法。 ? ?   過去, PLD的用戶喜愛
  • 關(guān)鍵字: PLD  SoPC  ASIC  門陣列  

80C51原始IP核內(nèi)部RAM的擴(kuò)展方案

  •   引言   80C51系列單片機(jī)是一類經(jīng)典的8位微處理器,其設(shè)計(jì)方法和體系結(jié)構(gòu)一直是其他各類單片機(jī)設(shè)計(jì)的參考典范,自從20世紀(jì)80年代面世以后,得到了極大的發(fā)展與應(yīng)用。直到今天,市場上還有一大部分單片機(jī)應(yīng)用成品將其作為處理核心?;?0C51系列單片機(jī)無知識產(chǎn)權(quán)保護(hù)、市場應(yīng)用廣泛等優(yōu)點(diǎn),對其進(jìn)行功能拓展,既有利于經(jīng)濟(jì)上節(jié)約成本,也有利于成果的推廣使用。而隨著單片機(jī)應(yīng)用日趨復(fù)雜化,傳統(tǒng)的51系列單片機(jī)在設(shè)計(jì)上的不足逐漸顯現(xiàn)出來。如在現(xiàn)有128字節(jié)內(nèi)部RAM基礎(chǔ)上,處理一些比較復(fù)雜的算法就顯不足。鑒于此,
  • 關(guān)鍵字: IP核  RAM  80C51  寄存器  

Open-Silicon 采用多種MIPS內(nèi)核 加速下一代ASIC設(shè)計(jì)

  •   MIPS 科技公司(MIPS Technologies Inc.,納斯達(dá)克交易代碼:MIPS),半導(dǎo)體 ASIC 公司 Open-Silicon,Inc. 共同宣布,他們將合作幫助芯片設(shè)計(jì)公司以前所未有的速度將其定制 ASIC 設(shè)計(jì)推向市場。   根據(jù)協(xié)議,Open-Silicon 公司可獲得多種優(yōu)化和可合成 MIPS32TM 內(nèi)核的使用權(quán),以及通過利用多種設(shè)計(jì)中的內(nèi)核所獲得的知識。Open-Silicon 的客戶可以選擇適合其設(shè)計(jì)的內(nèi)核,從針對下一代移動設(shè)備的低功耗內(nèi)核,到在提升系統(tǒng)性能的同時能夠
  • 關(guān)鍵字: MIPS  Open-Silicon  ASIC  芯片設(shè)計(jì)  

Motion JPEG視頻壓縮IP核的設(shè)計(jì)與實(shí)現(xiàn)

  •   引言   隨著多媒體技術(shù)及通信技術(shù)的快速發(fā)展,在嵌入式平臺上實(shí)現(xiàn)連續(xù)圖像壓縮的需求已變得日益廣泛。常用的系統(tǒng)結(jié)構(gòu)是獨(dú)立處理器配和專用圖像壓縮芯片或者是只用一個高主頻的數(shù)字信號處理器完成主要功能。但隨著大規(guī)模集成電路技術(shù)的發(fā)展及市場對產(chǎn)品低成本的要求不斷提高,一種新的在嵌入式平臺上實(shí)現(xiàn)連續(xù)圖像壓縮的系統(tǒng)結(jié)構(gòu)正逐步成為上述兩種系統(tǒng)結(jié)構(gòu)的替代者。這種新的結(jié)構(gòu)就是Altera公司提出的基于Avalon總線的SOPC結(jié)構(gòu)。SOPC結(jié)構(gòu)可以把處理器,圖像壓縮IP核,通訊單元及控制單元集成到一塊FPGA芯片上。較
  • 關(guān)鍵字: IP核  Motion JPEG  視頻壓縮  多媒體  通信  嵌入式  

基于FPGA設(shè)計(jì)航空電子系統(tǒng)

  •   基于現(xiàn)場可編程門陣列 (FPGA) 核心的實(shí)施體現(xiàn)了先進(jìn)的現(xiàn)代航空電子設(shè)計(jì)方法。   這項(xiàng)技術(shù)具有多種優(yōu)勢,如廢棄組件管理、降低設(shè)計(jì)風(fēng)險、提高集成度、減小體積、降低功耗和提高故障平均間隔 時間(MTBF)等,吸引著用戶將原來的系統(tǒng)轉(zhuǎn)移到此項(xiàng)技術(shù)。MIL-STD-1553 的市場可能隨著這種趨勢而繁榮起來 ;事實(shí)上,某些客戶已經(jīng)覺得這項(xiàng)技術(shù)的實(shí)施有點(diǎn)姍姍來遲。   MIL-STD-1553 核心帶來了多種好處,它代表著徹底告別了 ASIC 傳統(tǒng)。FPGA 中加入一項(xiàng)知識產(chǎn)權(quán)核心,就獲得了一種與眾不同
  • 關(guān)鍵字: FPGA  航空電子  ASIC  MIL-STD-1553  

ST公布導(dǎo)入經(jīng)認(rèn)證的設(shè)計(jì)流程,加快下一代半導(dǎo)體開發(fā)過程

  •   微電子半導(dǎo)體解決方案全球領(lǐng)先廠商意法半導(dǎo)體(紐約證券交易所代碼:STM)宣布,采用經(jīng)權(quán)威機(jī)構(gòu)認(rèn)證的電子系統(tǒng)級(ESL)系統(tǒng)芯片參考設(shè)計(jì)流程。   在十多個采用新設(shè)計(jì)流程開發(fā)的專用集成電路(ASIC)成功定案后,顯示新設(shè)計(jì)流程較傳統(tǒng)方法提高生產(chǎn)率四到十倍,已經(jīng)在ST內(nèi)部推廣應(yīng)用,。此外,市場對整合數(shù)字信號和射頻/混合信號技術(shù)的完整系統(tǒng)級平臺的需求日益增長,ST的解決方案還能滿足消費(fèi)電子市場領(lǐng)先廠商的設(shè)計(jì)需求。ST的很多尖端產(chǎn)品都已利用這個參考設(shè)計(jì)流程開發(fā),如200萬像素YUV CMOS 圖像傳感器和高
  • 關(guān)鍵字: ST  ESL  消費(fèi)電子  CMOS  ASIC  安捷倫  ADS  

一種8位嵌入式RISC MCU IP核數(shù)據(jù)通道模型設(shè)計(jì)

  •   隨著IC產(chǎn)業(yè)的發(fā)展,IP核的需求越來越高。微控制器MCU(Micro Control Unit)是嵌入式系統(tǒng)的核心,8位MCU IP核具有很高的通用性和靈活性,廣泛地應(yīng)用于工業(yè)控制、機(jī)械設(shè)備、家用電器以及汽車等各個領(lǐng)域。本文設(shè)計(jì)的MCU IP核與Microchip公司的PIC16C57完全兼容[1]。MCU IP核采用哈佛結(jié)構(gòu),內(nèi)部單元可簡化為時序控制和數(shù)據(jù)通道兩部分。時序控制部分為數(shù)據(jù)通道提供控制信號,控制數(shù)據(jù)流動方向以及數(shù)據(jù)通路的選擇,它是IP核的指揮中心;數(shù)據(jù)通道部分在控制部分的控制下,具體實(shí)現(xiàn)
  • 關(guān)鍵字: 嵌入式  IP核  MCU  數(shù)據(jù)通道  

高效FPGA乘法器在無線基站中的使用

  •   基于WiMax及其派生標(biāo)準(zhǔn)的新興寬帶無線協(xié)議需要越來越高的吞吐量和數(shù)據(jù)速率。這些協(xié)議提出的快速芯片速率和數(shù)字射頻處理可以在使用FPGA方案的硬件上得到最佳的實(shí)現(xiàn)。   FPGA非常適合作為高性能、高性價比的解決方案來實(shí)現(xiàn)這些物理層協(xié)議中的數(shù)字功能,因?yàn)樗鼈儼ㄒ韵仑S富的資源:   1.DSP模塊,可以用來實(shí)現(xiàn)各種FIR濾波和FFT/IFFT操作所要求的乘法器和加法器/累加器功能;   2. SERDES收發(fā)器,可以支持無線前端與基帶數(shù)字板之間的CPRI和OBSAI接口;   3. 重要的FPG
  • 關(guān)鍵字: FPGA  乘法器  無線  基站  WiMax  DSP  IP核  
共685條 31/46 |‹ « 29 30 31 32 33 34 35 36 37 38 » ›|

asic ip核介紹

您好,目前還沒有人創(chuàng)建詞條asic ip核!
歡迎您創(chuàng)建該詞條,闡述對asic ip核的理解,并與今后在此搜索asic ip核的朋友們分享。    創(chuàng)建詞條

asic ip核專欄文章

更多

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473