熟女俱乐部五十路二区av,又爽又黄禁片视频1000免费,国产卡一卡二卡三无线乱码新区,中文无码一区二区不卡αv,中文在线中文a

首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> asic ip核

電壓調(diào)節(jié)技術(shù)用于SoC低功耗設(shè)計(jì)

  •   引言   SoC即“System on chip”,通俗講為“芯片上的系統(tǒng)”,主要用于便攜式和民用的消費(fèi)的電子產(chǎn)品。隨著便攜式和民用電子產(chǎn)品的高速發(fā)展,廣大用戶對(duì)便攜設(shè)備新功能的要求永無止境。于是要求設(shè)計(jì)人員在設(shè)計(jì)小型便攜式消費(fèi)類電子產(chǎn)品時(shí),不僅要縮小產(chǎn)品尺寸、降低成本,更重要的是降低功耗,用戶都希望便攜式產(chǎn)品的電池充電后的工作時(shí)間越長越好。于是,系統(tǒng)設(shè)計(jì)與SoC 設(shè)計(jì)人員面臨著在增加功能的同時(shí)保證電池的使用時(shí)間的挑戰(zhàn)。要達(dá)到這一點(diǎn),就需要使用新的節(jié)能技術(shù),比如電壓調(diào)節(jié)(voltage scalin
  • 關(guān)鍵字: SoC  芯片  電壓調(diào)節(jié)  SoC  ASIC  

ARM、DSP、FPGA的技術(shù)特點(diǎn)和區(qū)別是什么

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: DSP  ASIC  單片機(jī)  FPGA  測試  ARM  計(jì)算機(jī)  Cell  

變參數(shù)RS編碼器IP核的設(shè)計(jì)與實(shí)現(xiàn)

  •   引言   數(shù)字信號(hào)在傳輸過程中可能受到各種干擾及信道傳輸特性不理想的影響而使信號(hào)發(fā)生錯(cuò)誤, 從而接收到錯(cuò)誤的信息。為了實(shí)現(xiàn)數(shù)字系統(tǒng)在傳輸過程中的可靠性, 幾乎所有的現(xiàn)代通信系統(tǒng)都把糾錯(cuò)編碼作為一個(gè)基本組成部分。Reed-So lomon (RS)碼是目前最有效、應(yīng)用最廣的差錯(cuò)控制編碼之一,是一類具有很強(qiáng)糾錯(cuò)能力的多進(jìn)制BCH 碼, 它既可以糾正突發(fā)錯(cuò)誤, 也可以糾正隨機(jī)錯(cuò)誤。RS 碼主要應(yīng)用于實(shí)時(shí)性較高的移動(dòng)通信系統(tǒng)、深空通信、數(shù)字衛(wèi)星電視、磁記錄系統(tǒng)等方面。   目前對(duì)RS 編碼器的設(shè)計(jì)主要局限
  • 關(guān)鍵字: 數(shù)字信號(hào)  編碼器  IP核  通信基礎(chǔ)  

高密度IC設(shè)計(jì)中面臨的ASIC與FPGA的抉擇

  •   在過去10年間,全世界的設(shè)計(jì)人員都討論過使用ASIC或者FPGA來實(shí)現(xiàn)數(shù)字電子設(shè)計(jì)的好處。通常這些討論將完全定制IC的性能優(yōu)勢和低功耗與FPGA的靈活性和低NRE成本進(jìn)行比較。設(shè)計(jì)隊(duì)伍應(yīng)當(dāng)在ASIC設(shè)計(jì)中先期進(jìn)行NRE投資,以最大限度地提高性能、降低尺寸以及降低大批量制造時(shí)的成本?或者設(shè)計(jì)隊(duì)伍應(yīng)該為市場設(shè)計(jì)只有FPGA能夠提供的具有高度可配置功能、能夠快速完成任務(wù)的最終產(chǎn)品?   事實(shí)上,由于高密度IC設(shè)計(jì)面臨的日益嚴(yán)重的挑戰(zhàn),上面的觀點(diǎn)并不重要。隨著ASIC設(shè)計(jì)人員進(jìn)入每一個(gè)新的工藝過程,設(shè)計(jì)變得
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  ASIC  IC  FPGA  模擬IC  

可編程SoC(SoPC)

  • SOPC ( System on a Programmable Chip,片上可編程系統(tǒng))是以PLD(可編程邏輯器件)取代ASIC(專用集成電路),更加靈活、高效的技術(shù)SOC (System On Chip)解決方案。SOPC代表一種新的系統(tǒng)設(shè)計(jì)技術(shù),也是一種初級(jí)的軟硬件協(xié)同設(shè)計(jì)技術(shù)。  與 SOC 技術(shù)相比,集成電路只有安裝在整機(jī)系統(tǒng)中才能發(fā)揮它的作用。IC芯片是通過印刷電路板(PCB
  • 關(guān)鍵字: 可編程  SoC  SoPC  片上系統(tǒng)  SoC  ASIC  

使用ISE設(shè)計(jì)工具優(yōu)化FPGA的功耗

  •   自從Xilinx公司推出FPGA二十多年來,研發(fā)工作大大提高了FPGA的速度和面積效率,縮小了FPGA與ASIC之間的差距,使FPGA成為實(shí)現(xiàn)數(shù)字電路的優(yōu)選平臺(tái)。今天,功耗日益成為FPGA供應(yīng)商及其客戶關(guān)注的問題。   降低FPGA功耗是降低封裝和散熱成本、提高器件可靠性以及打開移動(dòng)電子設(shè)備等新興市場之門的關(guān)鍵。   Xilinx在提供低功耗FPGA解決方案方面較有經(jīng)驗(yàn)。本文說明如何應(yīng)用計(jì)算機(jī)輔助設(shè)計(jì)(CAD)技術(shù),如Xilinx ISE(集成軟件環(huán)境)9.2i版本軟件使功能有效降低。   CM
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  Xilinx  FPGA  ASIC  

多晶硅價(jià)格走高 專家剖析太陽能電池反跌之謎

  •   即便原材料多晶硅的價(jià)格一直持續(xù)高漲,國內(nèi)大部分太陽能電池組件制造商仍計(jì)劃調(diào)低或維持產(chǎn)品價(jià)格穩(wěn)定,以贏取更多的市場份額。環(huán)球資源最新發(fā)布的研究報(bào)告顯示,88%的受訪供應(yīng)商將調(diào)低或維持產(chǎn)品價(jià)格穩(wěn)定,只有12%的受訪者計(jì)劃調(diào)升產(chǎn)品價(jià)格。   報(bào)告出版人區(qū)乃光表示,“由于市場預(yù)計(jì)多晶硅短缺的情況將會(huì)持續(xù)至2009年,因此很多太陽能電池組件制造商正實(shí)行簡化生產(chǎn)程序的措施,其中包括通過規(guī)模經(jīng)濟(jì)增加效率、進(jìn)入產(chǎn)業(yè)鏈下游及研發(fā)制造使用較少量多晶硅的較薄的太陽能電池?!?   據(jù)悉,計(jì)劃減低生產(chǎn)成本的受訪供應(yīng)商中:2
  • 關(guān)鍵字: 模擬技術(shù)  電源技術(shù)  多晶硅  太陽能  SoC  ASIC  

千兆高端防火墻的技術(shù)發(fā)展趨勢

  •     防火墻的未來是向著高性能,強(qiáng)大的QoS保證能力和深度防御三個(gè)方向發(fā)展。政府,金融電力等關(guān)鍵行業(yè)的數(shù)據(jù)中心、大型電信運(yùn)營商的網(wǎng)絡(luò)流量巨大,業(yè)務(wù)復(fù)雜。多業(yè)務(wù)下的流量劇增不僅對(duì)帶寬提出了很高的要求,而且對(duì)防火墻多業(yè)務(wù)支持的功能和性能方面也提出了很高的要求。    因此,典型的千兆高端防火墻的技術(shù)特征是具有4G到10G線速處理和能力;在承受海量業(yè)務(wù)流突發(fā)的情況下保證流媒體,視頻,語音等時(shí)延敏感應(yīng)用的穩(wěn)定運(yùn)行的能力。高端用戶往往采用高性能服務(wù)器對(duì)外提供特定的
  • 關(guān)鍵字: 防火墻  技術(shù)  發(fā)展  趨勢  FPGA  SoC  ASIC  

一種新型音頻功放數(shù)字電調(diào)諧的ASIC實(shí)現(xiàn)

  •       本文介紹了一種新型具有數(shù)字音量調(diào)節(jié)功能音頻功放的工作原理和設(shè)計(jì)方法,并將設(shè)計(jì)應(yīng)用于實(shí)際電路中,獲得了很好的效果. 采用按鍵式音量控制器操作方便,大幅降低了與此相關(guān)的軟件成本,應(yīng)用前景廣闊.         音頻功放電路在實(shí)際應(yīng)用中都要涉及到音量的電調(diào)諧問題,而通過調(diào)節(jié)放大電路的增益來控制音頻放大電路的音量是比較有效的,目前應(yīng)用比較多的有以下2&n
  • 關(guān)鍵字: 音頻  電調(diào)諧  ASIC  SoC  ASIC  音視頻技術(shù)  

SOPC中自定義外設(shè)和自定義指令性能分析

  •   引言   NiosII是一個(gè)嵌入式軟核處理器,除了可以根據(jù)需要任意添加已經(jīng)提供的各種外設(shè)以外,用戶還可以通過定制自定義外設(shè)和自定義指令的方式來滿足各種應(yīng)用需求。定制用戶外設(shè)和用戶指令是使用NiosII嵌入式軟核處理器的重要特征。定制的用戶外設(shè)能夠以“硬件加速器”的形式實(shí)現(xiàn)各種各樣用戶要求的功能;同時(shí)定制的用戶指令,可以把一個(gè)復(fù)雜的標(biāo)準(zhǔn)指令序列簡化為一條用硬件實(shí)現(xiàn)的單個(gè)指令,以增強(qiáng)對(duì)實(shí)時(shí)軟件算法的處理能力。近來,隨著國內(nèi)SOPC開發(fā)的逐步深入,這兩者的性能開始成為一個(gè)關(guān)注的焦點(diǎn)。本文通過CRC32對(duì)S
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  SOPC  自定義指令  SoC  ASIC  

FARADAY選擇CADENCE VOLTAGESTORM用于高級(jí)65納米低功耗簽收

  •   Cadence設(shè)計(jì)系統(tǒng)公司與領(lǐng)先的ASIC和硅智產(chǎn)(SIP)無晶圓IC設(shè)計(jì)公司智原科技宣布智原已經(jīng)采用Cadence® VoltageStorm® 功率分析技術(shù)進(jìn)行低功耗簽收,并支持智原的尖端低功耗設(shè)計(jì)。智原使用VoltageStorm的靜態(tài)和動(dòng)態(tài)功率分析檢驗(yàn)其高級(jí)低功耗設(shè)計(jì)技術(shù),包括功率門控、去耦合電容優(yōu)化和多電源多電壓(MSMV)規(guī)劃。   智原有一套現(xiàn)成的功率分析解決方案,目前已經(jīng)成功發(fā)展到90納米級(jí)別。不過由于意識(shí)到了65納米及以下級(jí)別低功耗簽收帶來的新技術(shù)挑戰(zhàn),智原對(duì)目前市
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  Cadence  IC  ASIC  MCU和嵌入式微處理器  

處理器存儲(chǔ)器子系統(tǒng)中的SoC功耗優(yōu)化設(shè)計(jì)

  •   在新的系統(tǒng)級(jí)芯片(SoC)設(shè)計(jì)中,尤其是對(duì)便攜式設(shè)備而言,對(duì)整個(gè)系統(tǒng)功耗的優(yōu)化正變得與性能和面積優(yōu)化同樣重要。有些EDA工具具有門控時(shí)鐘、降壓、降頻和減少漏電電流等功能,有些芯片制造商能夠提供低功耗庫和工藝,所有這些工藝都非常費(fèi)時(shí);在最好情況下能夠提供兩倍的性能提升,因?yàn)檫@些提升是在設(shè)計(jì)周期的后端進(jìn)行的。   功耗優(yōu)化的最佳時(shí)間是在設(shè)計(jì)周期的一開始進(jìn)行,即在確定體系結(jié)構(gòu)的系統(tǒng)級(jí)進(jìn)行優(yōu)化。確定系統(tǒng)級(jí)體系結(jié)構(gòu)對(duì)功耗影響非常大,如局部存儲(chǔ)器和高速緩存的數(shù)量和容量。在設(shè)計(jì)周期的一開始進(jìn)行優(yōu)化可以減少功耗十倍
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  存儲(chǔ)器  SoC  SoC  ASIC  

普誠科技推出USB揚(yáng)聲器控制芯片PT8915

  •   因iPOD/iPhone/PDA這類時(shí)尚新型PortableDevice產(chǎn)品的流行,帶動(dòng)了消費(fèi)者新的應(yīng)用需求,對(duì)USBAudio播放器平臺(tái)要求整合更多的功能與較佳音質(zhì)播放。針對(duì)這股對(duì)USBAudio播放器平臺(tái)產(chǎn)品開發(fā)的需求與多元應(yīng)用,普誠科技(PrincetonTechnology)推出了目前最完整的解決方案控制芯片-USB揚(yáng)聲器控制芯片PT8915。   PT8915的單芯片純硬件設(shè)計(jì)架構(gòu),有效整合音量控制鍵與Line-In(模擬音頻輸入)的功能,更使得PT8915能支持Hybrid-Audio(
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  普誠科技  USB  PT8915  SoC  ASIC  

賽靈思90nm和65nm產(chǎn)品線銷售創(chuàng)新紀(jì)錄

  •   賽靈思公司宣布,其90nm和65nm器件的銷售在亞太地區(qū)創(chuàng)紀(jì)錄營收的大力推動(dòng)下,創(chuàng)造了一個(gè)新的紀(jì)錄。賽靈思90nm和65nm器件在消費(fèi)和通信領(lǐng)域的廣泛應(yīng)用,是促使其收獲此次強(qiáng)勁增長的主要原因。在2008財(cái)年9月結(jié)束的第二個(gè)財(cái)季里,這些產(chǎn)品在亞太區(qū)的銷售比2006財(cái)年的同一季度增長了近五倍。賽靈思預(yù)計(jì)其90nm和65nm產(chǎn)品在PLD市場的累積市場份額已經(jīng)接近70%。   "隨著亞洲客戶越來越多地采用賽靈思解決方案來滿足他們?cè)诩夹g(shù)和上市時(shí)間上的要求,賽靈思的90nm和65nm產(chǎn)品贏得的設(shè)計(jì)數(shù)量也不斷地創(chuàng)
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  賽靈思  PLD  ASIC  嵌入式  

Semitel推出超低電容高分子ESD保護(hù)元件

  •   全面線路保護(hù)方案供應(yīng)商Semitel繼半導(dǎo)體ESD全面保護(hù)方案之后,結(jié)合新材料和多層印制線路板技術(shù),推出了超低電容的高分子ESD的專利產(chǎn)品。目前其產(chǎn)品的電容值最低已經(jīng)能做到0.15pF,完全適合超高速傳輸?shù)膽?yīng)用場合。   在需要超高速傳輸信號(hào)的場合,如高清晰多媒體接口(HDMI),數(shù)字影像接口(DVI),USB2.0接口,手機(jī)天線等,其傳輸速率多在3Gbps以上,當(dāng)保護(hù)器件的電容大于1pF時(shí),其寄生電容會(huì)對(duì)信號(hào)的傳輸造成非常大的影響。采用傳統(tǒng)的半導(dǎo)體工藝制作的半導(dǎo)體ESD保護(hù)元件,其電容一般都在幾個(gè)
  • 關(guān)鍵字: 模擬技術(shù)  電源技術(shù)  Semitel  電子  ESD  SoC  ASIC  
共685條 34/46 |‹ « 32 33 34 35 36 37 38 39 40 41 » ›|

asic ip核介紹

您好,目前還沒有人創(chuàng)建詞條asic ip核!
歡迎您創(chuàng)建該詞條,闡述對(duì)asic ip核的理解,并與今后在此搜索asic ip核的朋友們分享。    創(chuàng)建詞條

asic ip核專欄文章

更多

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473