fpga ip 文章 進(jìn)入fpga ip技術(shù)社區(qū)
Imagination推出支持低功耗應(yīng)用的新一代IEEE 802.11ax/Wi-Fi 6 知識產(chǎn)權(quán)(IP)產(chǎn)品
- Imagination Technologies?近日宣布推出基于其Ensigma Wi-Fi技術(shù)的最新硅知識產(chǎn)權(quán)(IP)產(chǎn)品??IMG iEW400?。iEW400集成了射頻(RF)和基帶,專為物聯(lián)網(wǎng)(IoT)、可穿戴設(shè)備和可聽戴設(shè)備等低功耗和電池供電型應(yīng)用而設(shè)計。iEW400基于最新的IEEE 802.11ax Wi-Fi 6標(biāo)準(zhǔn),可通過如下一系列新功能提供更強大的性能、吞吐量和節(jié)能性:●? ?以20/40MHz頻寬運行:支持低數(shù)據(jù)速率應(yīng)用,
- 關(guān)鍵字: IP RF IoT
新思科技推出全新64位ARC處理器IP
- 新的64位ARCv3 ISA支持52位物理和64位虛擬地址空間,可以高效地訪問更大的存儲器ARC HS5x(32位)和HS6x(64位)處理器從1核擴展到12核,單核性能高達(dá)13,750 CoreMarks和8750 DMIPS新款HS6x處理器采用64位流水線和寄存器組,并向后兼容現(xiàn)有的ARC EM和HS系列MetaWare開發(fā)工具套件簡化了高度優(yōu)化的高密度代碼開發(fā)和調(diào)試新思科技今天宣布推出面向高性能嵌入式應(yīng)用的全新DesignWare? ARC? HS5x和HS6x處理器IP系列。32位ARC HS5
- 關(guān)鍵字: 新思科技 64位 ARC處理器 IP
UltraSoC和Canis Labs合作確保CAN總線的安全
- ?UltraSoC?與?Canis Automotive Labs?日前宣布了一項合作,旨在解決汽車行業(yè)中最嚴(yán)重的信息安全漏洞之一:CAN總線內(nèi)部缺乏安全功能;而CAN總線通常用于連接諸如剎車、轉(zhuǎn)向、發(fā)動機、安全氣囊、門鎖和車頭燈等車載系統(tǒng)。兩家公司的合作將帶來基于硬件的入侵檢測和緩解技術(shù),以防控CAN總線上常見的攻擊,其中包括自動硬件防欺騙、防御位層級攻擊(諸如Bus-Off攻擊和位故障)、以及抵御拒絕服務(wù)(DoS)類型的攻擊等。雙方合作的重心是部署Canis L
- 關(guān)鍵字: CAV DoS CAN IP
時鐘芯片在5G中的重要作用

- James?Wilson?(Silicon?Labs時鐘產(chǎn)品總經(jīng)理) 1 從時鐘角度看5G的特點 為了在全球范圍內(nèi)提供5G網(wǎng)絡(luò)連接和覆蓋,服務(wù)提供商們正在部署更多的無線設(shè)備,從大容量的宏基站到專注于擴展網(wǎng)絡(luò)覆蓋范圍的小基站和毫米波解決方案。與4G網(wǎng)絡(luò)將射頻和基帶處理放在一起不同,5G將這些資源分布在整個網(wǎng)絡(luò)中,因此需要更大容量、更低延遲的前傳和回傳解決方案。如此廣泛的應(yīng)用需要大量的時鐘發(fā)生器、時鐘緩沖器、時鐘去抖芯片、網(wǎng)絡(luò)同步器和振蕩器,來提供必要的時鐘發(fā)生和分配功能。此外,5G網(wǎng)絡(luò)有一個共同的需
- 關(guān)鍵字: 202006 Silicon Labs FPGA
生而為速,Xilinx專為聯(lián)網(wǎng)和存儲加速優(yōu)化推出全新 Virtex UltraScale+ VU23P FPGA

- 自適應(yīng)和智能計算的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc.)近日宣布推出專為聯(lián)網(wǎng)和存儲加速而優(yōu)化的 UltraScale+??FPGA 產(chǎn)品系列最新成員??Virtex??UltraScale+??VU23P FPGA?,通過獨特方式綜合多種資源,實現(xiàn)了更高效率數(shù)據(jù)包處理和可擴展的數(shù)據(jù)帶寬,致力于為聯(lián)網(wǎng)和存儲應(yīng)用突破性的性能。在數(shù)據(jù)指數(shù)級增長對智能化、靈活應(yīng)變的網(wǎng)絡(luò)和數(shù)據(jù)中心解決方案提出極高要求的今天,全新 VU23P FPGA
- 關(guān)鍵字: RAM FPGA
Teledyne e2v開發(fā)高速數(shù)據(jù)轉(zhuǎn)換平臺,以配合最新的Xilinx現(xiàn)場可編程門陣列器件

- 近日,為響應(yīng)可編程邏輯技術(shù)的不斷發(fā)展,Teledyne e2v進(jìn)一步增強了其?數(shù)據(jù)轉(zhuǎn)換器?產(chǎn)品組合以及支持它們運作的高速SERDES技術(shù)。為了輔助Xilinx熱門產(chǎn)品20nm Kintex UltraScale KU060 FPGA,Teledyne-e2v現(xiàn)在可提供高度優(yōu)化的多通道模數(shù)轉(zhuǎn)換器(ADC)和數(shù)模轉(zhuǎn)換器(DAC)解決方案。它們有各種不同等級類別可供選擇,最高級別是高可靠性耐輻射的宇航級,適用于衛(wèi)星通信、地球觀測、導(dǎo)航和科學(xué)任務(wù)。每個新的數(shù)據(jù)轉(zhuǎn)換器都可以通過其集成的?
- 關(guān)鍵字: ADC DAC FPGA
萊迪思Nexus技術(shù)平臺:重新定義低功耗、小尺寸FPGA

- 目錄第一部分|?萊迪思Nexus重新定義低功耗FPGA第二部分|?萊迪思Nexus加速AI處理性能第三部分|?萊迪思Nexus FPGA提供高穩(wěn)定性第四部分|?小尺寸不在話下第五部分|?萊迪思Nexus技術(shù)平臺提供完善的系統(tǒng)解決方案第六部分|推出首款基于萊迪思Nexus的FPGA:CrossLink第七部分|?結(jié)論物聯(lián)網(wǎng)AI、嵌入式視覺、硬件安全、5G通信、工業(yè)和汽車自動化等新興應(yīng)用正在重新定義開發(fā)人員設(shè)計網(wǎng)絡(luò)邊緣產(chǎn)品的硬件要求。為了支持這些應(yīng)用
- 關(guān)鍵字: PCB FPGA
國微思爾芯發(fā)布全球首款FPGA驗證仿真云系統(tǒng)Prodigy Cloud System
- 國微思爾芯(“S2C”), 全球領(lǐng)先的前端電子設(shè)計自動化 (EDA) 供應(yīng)商, 發(fā)布全球首款FPGA驗證仿真云系統(tǒng) Prodigy Cloud System。這是為下一代 SoC 設(shè)計驗證需要而特別開發(fā)的驗證仿真云系統(tǒng),支持業(yè)界最大容量的 FPGA 元件 Xilinx Virtex? UltraScale? VU440 和 Intel? Stratix? 10 GX 10M, 可因需求擴充搭載的容量, 不受時間、地點的限制, 大幅縮短復(fù)雜 SoC的設(shè)計驗證流程。
- 關(guān)鍵字: 國微思爾芯 FPGA Prodigy Cloud System
國微思爾芯發(fā)布全球首款FPGA驗證仿真云系統(tǒng)Prodigy Cloud System
- 國微思爾芯(“S2C”), 全球領(lǐng)先的前端電子設(shè)計自動化 (EDA) 供應(yīng)商, 發(fā)布全球首款FPGA驗證仿真云系統(tǒng) Prodigy Cloud System。這是為下一代 SoC 設(shè)計驗證需要而特別開發(fā)的驗證仿真云系統(tǒng),支持業(yè)界最大容量的 FPGA 元件 Xilinx Virtex? UltraScale? VU440 和 Intel? Stratix? 10 GX 10M, 可因需求擴充搭載的容量, 不受時間、地點的限制, 大幅縮短復(fù)雜 SoC的設(shè)計驗證流程。
- 關(guān)鍵字: 國微思爾 FPGA Prodigy Cloud System
一種提高微顯示器顯示分辨率的動態(tài)子像素組合方法及FPGA實現(xiàn)

- 胡子輝,黃嵩人,陳奕星(1.湘潭大學(xué)物理與光電學(xué)院,湖南省,湘潭市,411105;2.南京芯視元電子有限公司?南京市) 摘?要:增強現(xiàn)實(AR)技術(shù)是一種將虛擬信息與真實世界巧妙融合的技術(shù),被視為智能手機之后的下一代終端形態(tài)。增強現(xiàn)實其中的一個關(guān)鍵技術(shù)就是微顯示技術(shù),目前微顯示技術(shù)發(fā)展的瓶頸在于如何使顯示芯片尺寸做小而分辨率做高。本文提出了一種提高顯示分辨率的動態(tài)子像素組合方法,并在現(xiàn)場可編程邏輯門陣列(FPGA)上實現(xiàn)電路。通過對原圖像進(jìn)行數(shù)據(jù)處理,將一幀原圖像分成跟顯示屏物理分辨率一致的四個子幀
- 關(guān)鍵字: 202005 增強現(xiàn)實 微顯示 分辨率 FPGA
BittWare推出新型TeraBox FPGA加速邊緣服務(wù)器

- 近日,?Molex旗下BittWare 公司?是企業(yè)級 FPGA 加速器產(chǎn)品領(lǐng)域一家領(lǐng)先的供應(yīng)商,現(xiàn)推出全新的 TeraBox? 200DE 邊緣服務(wù)器。TeraBox 服務(wù)器產(chǎn)品系列是專為數(shù)據(jù)中心提供的領(lǐng)先產(chǎn)品,而TeraBox 200DE 是構(gòu)建在此成功基礎(chǔ)之上另一創(chuàng)新,實現(xiàn)了世界一流的FPGA加速功能,可部署在邊緣應(yīng)用所需的更具挑戰(zhàn)性的惡劣環(huán)境之下。200DE是一種小體積的 2U 短深服務(wù)器,以新型的戴爾 PowerEdge? XE2420 為基礎(chǔ)。可以填充一系列的 BittWa
- 關(guān)鍵字: 加速器 FPGA
更加精確評估ARM IP的模型工具——ARM Cycle Models

- Arm公司的 Cycel Models是100%周期精確的Arm IP模型,用于性能分析和精確的評估Arm IP。Cycle Models是由Arm RTL直接編譯而來,保留了完整的功能以及精準(zhǔn)的周期,借助Cycle Models,您可以放心的選擇和配置Arm IP,還可以自信地做出體系結(jié)構(gòu)決策、優(yōu)化系統(tǒng)性能,并在芯片可用之前做裸機固件開發(fā)。視頻介紹:Cycle Models特點1.?? 精準(zhǔn)的IP性能參考Cortex處理器和系統(tǒng)IP,包括NIC,CCI,CCN,以及CMN連接的精確周
- 關(guān)鍵字: ARM IP
fpga ip介紹
您好,目前還沒有人創(chuàng)建詞條fpga ip!
歡迎您創(chuàng)建該詞條,闡述對fpga ip的理解,并與今后在此搜索fpga ip的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga ip的理解,并與今后在此搜索fpga ip的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
