熟女俱乐部五十路二区av,又爽又黄禁片视频1000免费,国产卡一卡二卡三无线乱码新区,中文无码一区二区不卡αv,中文在线中文a

新聞中心

EEPW首頁 > 嵌入式系統 > 設計應用 > 一種多功能存儲器芯片的測試系統硬件設計與實現

一種多功能存儲器芯片的測試系統硬件設計與實現

作者: 時間:2017-08-22 來源:網絡 收藏

  隨著電子技術的飛速發(fā)展, 的種類日益繁多,每一種都有其獨有的操作時序,為了提高的測試效率,一種多功能存儲器的測試系統應運而生。本文提出了一種多功能存儲器的測試系統硬件設計與實現,對各種數據位寬的多種存儲器芯片(SRAM、MRAM、NOR FALSH、NAND FLASH、EEPROM等)進行了詳細的結口電路設計(如何掛載到NIOSII的總線上),最終解決了不同數據位寬的多種存儲器的同平臺測試解決方案,并詳細地設計了各結口的硬件實現方法。

本文引用地址:http://www.bjwjmy.cn/article/201708/363316.htm

  引言

  隨著電子技術的飛速發(fā)展,存儲器類芯片的品種越來越多,其操作方式完全不一樣,因此要測試其中一類存儲器類芯片就會有一種專用的存儲器芯片測試儀。本文設計的多種存儲器芯片測試系統是能夠對SRAM、Nand FLASH、Nor FLASH、MRAM、EEPROM等多種存儲器芯片進行功能測試,而且每一類又可兼容8位、16位、32位、40位等不同寬度的數據總線,如果針對每一種產品都單獨設計一個測試平臺,其測試操作的復雜程度是可想而知的。為達到簡化測試步驟、減小測試的復雜度、提高測試效率、降低測試成本,特設計一種多功能的存儲器類芯片測試系統,實現在同一平臺下完成所有上述存儲器芯片的方便快捷地測試。

  設計原理

  此設計方案根據上述各種存儲器獨自的讀寫時序訪問特性,通過FPGA的靈活編程特性,適當地調整NIOSII的外部總線時序,最終實現基于NIOSII的外部總線訪問各種存儲器讀寫時序的精確操作。如圖2-1。通過FPGA自定義一個可以掛載所有存儲器芯片的總線接口-ABUS,如表1。而且在同一個接口上能夠自動識別各種接入的被測試存儲器芯片,它們通過類別輸入信號(CLAS)來區(qū)分,每一種存儲器芯片對應一種獨特的操作時序。下面是幾種存儲器芯片的接口連接方式及信號描述。其它的存儲器芯片都可以用類似的接法掛載到ABUS總線上,最終完成測試。

   

  圖 2?1 NIOSII的總線掛載各類存儲器芯片連接示意圖

   

  表1:ABUS接口信號說明表

  40位NAND FLASH連接設計

  如圖2-2所示,40位NAND FLASH與NIOSII 通過ABUS(FPGA)橋接,把外部總線的時序完全轉換成NAND FLASH的操作時序。40位NAND FLASH芯片品由五個獨立的8位NAND FLASH芯片拼接構成。5個8位器件的外部IO口拼接成40位的外部IO口,而各自的控制線(NCLE,NALE,NRE,NWE)連接在一起構成一組控制線(NCLE,NALE,NRE,NWE),片選相互獨立引出成NCS0-NCS9,忙信號獨立引出為R/B0-R/B9。

  如表2,詳述了40位NAND FLASH與ABUS的連接關系。

   

  圖 2?2 ABUS與40位NAND FLASH接口圖

   

  表2,40位NAND FLASH接口連接表

  40位SRAM與NIOSII連接

  40位SRM模塊與NIOSII通過ABUS連接,實現正確的時序讀寫操作。測試時,一次只測試8位,分5次完成所有空間的測試。如圖2-4。表4是詳細的信號連接說明。

   

  圖 2?4 ABUS與40位SRAM連接

   

  表4,40位SRAM接口連接表


上一頁 1 2 下一頁

關鍵詞: 存儲器 芯片

評論


相關推薦

技術專區(qū)

關閉