熟女俱乐部五十路二区av,又爽又黄禁片视频1000免费,国产卡一卡二卡三无线乱码新区,中文无码一区二区不卡αv,中文在线中文a

新聞中心

EEPW首頁 > 模擬技術 > 業(yè)界動態(tài) > Denso采用Cadence混合信號、低功耗解決方案

Denso采用Cadence混合信號、低功耗解決方案

—— 能在減小芯片面積與功耗的同時提高汽車IC設計的效率
作者: 時間:2012-08-30 來源:電子產(chǎn)品世界 收藏

  全球電子設計創(chuàng)新領先企業(yè)設計系統(tǒng)公司(NASDAQ: CDNS)日前宣布,汽車零部件生產(chǎn)商公司在改用了定制/模擬與數(shù)字流程之后,在低功耗IC設計方面實現(xiàn)了質量與效率的大幅提升。將 Encounter RTL-to-GDSII流程應用于設計的數(shù)字部分之后,表示比之前采用的流程減小了10%的面積,功耗降低了20% 。在設計的模擬部分,根據(jù)多次測試的數(shù)據(jù)結果,使用Cadence Virtuoso定制/模擬流程(6.1版)實現(xiàn)了30%的效率提升,并預計在實際設計上也有相同的改進。對于Denso來說,在生產(chǎn)效率與成品質量方面所獲得的提升效果是顯著的。

本文引用地址:http://www.bjwjmy.cn/article/136296.htm

  “在競爭激烈的汽車電子市場,可靠性是必要的前提,”Denso電子設備商業(yè)部經(jīng)理Yoichi Oishi最近在CDNLive!日本技術會議期間演講時說,“我們需要改進我們的設計工具,才能在不犧牲質量的前提下實現(xiàn)更高的芯片開發(fā)效率。采用了Cadence Encounter和Virtuoso流程后,我們在芯片質量和產(chǎn)品上市時間方面都實現(xiàn)了我們的目標。”

  為實現(xiàn)高級節(jié)點設計數(shù)字部分的功耗、性能與面積的改良,Denso使用Encounter RTL-to-GDSII流程,其中包含Encounter RTL Compiler用于全局綜合,以及用于設計實現(xiàn)的Encounter Digital Implementation System。在模擬部分,Denso在完整的定制/模擬流程中采用Virtuoso Schematic Editor、 Virtuoso Layout Suite 以及 Virtuoso Analog Design Environment,在規(guī)格驅動的多測試環(huán)境中,以靈敏度分析和電路參數(shù)優(yōu)化,在整個定制布局中實現(xiàn)強大而中心明確的設計。

  對于in-design與寄生提取簽收,Denso使用了Cadence QRC Extraction,它與Virtuoso和Encounter流程緊密結合,實現(xiàn)更快的收斂以及迅速產(chǎn)品上市。從另一家供應商的技術更換為QRC Extraction之后,Denso能夠消除文件界面,直接從Virtuoso的環(huán)境管理數(shù)據(jù),實現(xiàn)了效率的提升與更快的產(chǎn)品上市時間。

  “Cadence為諸如Denso這樣的客戶提供了完整的與低功耗設計方案 - 可以幫助他們改進關鍵指標,如功耗、性能與面積,”Cadence解決方案營銷部主管Qi Wang說,“無論是應對高級工藝節(jié)點還是主流工藝尺寸,設計團隊都可以用Cadence的流程實現(xiàn)具有競爭力的商業(yè)和市場目標。”



關鍵詞: Cadence Denso 混合信號

評論


相關推薦

技術專區(qū)

關閉