熟女俱乐部五十路二区av,又爽又黄禁片视频1000免费,国产卡一卡二卡三无线乱码新区,中文无码一区二区不卡αv,中文在线中文a

新聞中心

EEPW首頁 > EDA/PCB > 業(yè)界動態(tài) > Intel、IBM 22/15nm制程部分關鍵制造技術前瞻

Intel、IBM 22/15nm制程部分關鍵制造技術前瞻

作者: 時間:2010-01-12 來源:cnbeta 收藏

  此前據(jù)前技術經(jīng)理Scott Thompson預計,最終會選擇采用三門結(jié)構(gòu)晶體管制程,而其它的廠商則會因為FinFET結(jié)構(gòu)的制程工藝復雜性而對FinFET望而卻步。Scott Thompson現(xiàn)在的職位是在佛羅里達大學任教。

本文引用地址:http://www.bjwjmy.cn/article/104927.htm

  按的脾氣,他們一向?qū)OI工藝保持抗拒的態(tài)度。不過Bohr表示:“我們要找的是一種性價比最高的方案,不管是SOI或者其它的什么技術,只要某種技術能夠帶來額外的性能提升或較低的功耗,那么我們就會采用這些技術。”

  IBM陣營的戰(zhàn)略:有可能轉(zhuǎn)向FD-ETSOI,可能啟用finFET結(jié)構(gòu)

  IBM陣營方面,與Intel不同,盡管有可能后延到制程節(jié)點時間段,但IBM公司已經(jīng)開始考慮要在制程節(jié)點便開始使用FD-SOI技術。IBM公司12月份曾經(jīng)展示了一種基于ETSOI(extremely thin SOI:超薄SOI)的FD-ETSOI工藝。這種工藝仍然基于傳統(tǒng)的平面型晶體管結(jié)構(gòu),不過這種工藝的SOI層厚度則非常薄,這樣便可以采用全耗盡工藝,能夠顯著減小短通道效應(SCE)的影響。

  

 

  

 

  ETSOI技術能將SOI層的厚度縮小到極低的水平,使用這種技術之后,制程中的SOI層的厚度僅有6.3nm,而傳統(tǒng)的SOI層厚度通常在 20nm以上,發(fā)展到制程,SOI層的厚度還可以進一步被縮小到5nm左右。據(jù)IBM表示,盡管由Soitec公司提供,能用于制造ETSOI產(chǎn)品的SOI晶圓數(shù)量仍十分有限,但他們已經(jīng)可以把這種SOI層的厚度誤差控制在±5 ?左右.



關鍵詞: Intel 22nm 15nm

評論


相關推薦

技術專區(qū)

關閉