EEPW首頁(yè) >>
主題列表 >>
asic ip核
asic ip核 文章 進(jìn)入asic ip核技術(shù)社區(qū)
嵌入式系統(tǒng)中處理器的“群英會(huì)”
- 隨著半導(dǎo)體、計(jì)算機(jī)和控制理論等技術(shù)的日新月異,在設(shè)計(jì)一個(gè)嵌入式系統(tǒng)的時(shí)候,可以用來(lái)選擇的處理器也越來(lái)越多。在筆者上大學(xué)的那時(shí)候,MCS-51單片機(jī)還在被作為一門重要的課程,多少感覺(jué)有一些高深莫測(cè)。然而十多年時(shí)間過(guò)去了,當(dāng)初高端的DSP、ARM這樣的芯片已經(jīng)隨處可見(jiàn),甚至帶有ARM硬核的FPGA產(chǎn)品,例如Xilinx的APSOC等也已經(jīng)廣泛推向了市場(chǎng)。
- 關(guān)鍵字: ARM DSP MCU ASIC FPGA
定制醫(yī)療ASIC以低功耗和小型化受歡迎

- 目前,中國(guó)醫(yī)療設(shè)備市場(chǎng)正持續(xù)穩(wěn)步發(fā)展,但市場(chǎng)分散,由少數(shù)大型醫(yī)療設(shè)備公司主導(dǎo),同時(shí)也有為數(shù)眾多的較小型公司開(kāi)發(fā)創(chuàng)新的醫(yī)療方案。 ? 另外,從技術(shù)上,中國(guó)消費(fèi)者醫(yī)療設(shè)備趨向增加“智能”及數(shù)據(jù)存儲(chǔ)能力,便攜性也更強(qiáng),同時(shí)無(wú)線/連接型醫(yī)療設(shè)備也有利于實(shí)現(xiàn)方便的長(zhǎng)期病人監(jiān)測(cè),最新的人體區(qū)域網(wǎng)絡(luò)也在不斷興起。 ? 因此,多種因素導(dǎo)致醫(yī)療設(shè)備需要定制ASIC而非標(biāo)準(zhǔn)分立元件方案。首先是低能耗。電池供電的醫(yī)療設(shè)備要求更長(zhǎng)的使用時(shí)間。采用標(biāo)準(zhǔn)分立元件可能消耗太大電流,無(wú)
- 關(guān)鍵字: ASIC,醫(yī)療
USB系統(tǒng)組成及模塊設(shè)計(jì)
- 1引言USB,是英文UniversalSerialBUS(通用串行總線)的縮寫(xiě),而其中文簡(jiǎn)稱為“通串線,是一個(gè)外部總線...
- 關(guān)鍵字: USB系統(tǒng) 通用串行總線 IP核
一種高速USB設(shè)備控制器IP核的設(shè)計(jì)與實(shí)現(xiàn)
- 摘要:文章首先分析USB2.0協(xié)議,然后介紹基于該協(xié)議的一種設(shè)備控制器IP核設(shè)計(jì)實(shí)現(xiàn),著重分析了設(shè)計(jì)中的幾個(gè)問(wèn)...
- 關(guān)鍵字: 高速USB 設(shè)備控制器 IP核
高速USB IP核的設(shè)計(jì)與開(kāi)發(fā)
- 1引言USB設(shè)備的開(kāi)發(fā)可分兩種:直接利用USB控制器芯片和設(shè)計(jì)基于FPGA的USBIP核。前者無(wú)需清楚USB的協(xié)議...
- 關(guān)鍵字: 高速USB IP核 USB協(xié)議
安森美配合中國(guó)消費(fèi)類醫(yī)療市場(chǎng)趨勢(shì)的半導(dǎo)體方案應(yīng)用案例研究

- 近年來(lái),中國(guó)人口老齡化問(wèn)題加劇,人們的預(yù)期壽命更長(zhǎng)。根據(jù)聯(lián)合國(guó)等機(jī)構(gòu)的數(shù)據(jù),中國(guó)60歲以上人口所占比例已由1990年的8.9%提升至2012年的12.3%,到2030年將達(dá)24.4%。同時(shí),心臟病、糖尿病、哮喘乃至聽(tīng)力障礙等發(fā)病率增高。這使人們更加注重醫(yī)療保健問(wèn)題,為消費(fèi)類醫(yī)療市場(chǎng)帶來(lái)更大發(fā)展動(dòng)力。
- 關(guān)鍵字: 安森美 醫(yī)療設(shè)備 助聽(tīng)器 ASIC DSP
Xilinx UltraScale?:為您未來(lái)架構(gòu)而打造的新一代架構(gòu)

- Xilinx UltraScale? 架構(gòu)針對(duì)要求最嚴(yán)苛的應(yīng)用,提供了前所未有的ASIC級(jí)的系統(tǒng)級(jí)集成和容量。
- 關(guān)鍵字: Xilinx UltraScale ASIC 存儲(chǔ)器
Xilinx首個(gè)ASIC級(jí)UltraScale可編程架構(gòu)-常見(jiàn)問(wèn)題
- 賽靈思將在2013年7月10日宣布推出什么產(chǎn)品?
- 關(guān)鍵字: 賽靈思 UltraScale ASIC
asic ip核介紹
您好,目前還沒(méi)有人創(chuàng)建詞條asic ip核!
歡迎您創(chuàng)建該詞條,闡述對(duì)asic ip核的理解,并與今后在此搜索asic ip核的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)asic ip核的理解,并與今后在此搜索asic ip核的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
