驗證 文章 進入驗證技術社區(qū)
Questa One軟件使用AI驗證復雜的芯片設計
- 該套件由四個工具組成,旨在使用 AI 驅動的自動化來提高 IC 設計的生產力,以加速驗證。據西門子 EDA 數字驗證技術副總裁兼總經理 Abhi Kolpekwar 稱,ASIC 和 FPGA 設計的復雜性增加意味著首次流片成功率分別低至 14% 和 13%。更快的模擬器或發(fā)動機不足以減少流程和工作量以提高生產力,他繼續(xù)介紹該套件。該套件支持從 IP 到 SoC 系統(tǒng)的大型復雜設計,旨在擴展高級 3D-IC、基于小芯片的設計和軟件定義架構。該公司表示,第一個工具 Questa One 將覆蓋率與
- 關鍵字: Questa One AI 驗證 芯片設計
HBM3e 12hi面臨良率和驗證挑戰(zhàn),2025年HBM是否過剩仍待觀察

- 近期市場對于2025年HBM可能供過于求的擔憂加劇,而據TrendForce集邦咨詢資深研究副總吳雅婷表示,由于明年廠商能否如期大量轉進HBM3e仍是未知數,加上量產HBM3e 12hi的學習曲線長,目前尚難判定是否會出現產能過剩局面。根據TrendForce集邦咨詢最新調查,Samsung(三星)、SK hynix(SK海力士)與Micron(美光)已分別于2024年上半年和第三季提交首批HBM3e 12hi樣品,目前處于持續(xù)驗證階段。其中SK hynix與Micron進度較快,有望于今年底完成
- 關鍵字: HBM3e 12hi 良率 驗證 HBM TrendForce
Cadence發(fā)布Verisium AI-Driven Verification Platform引領驗證效率革命

- 楷登電子(美國 Cadence 公司)近日宣布,推出 Cadence? Verisium? Artificial Intelligence (AI)-Driven Verification Platform,整套應用通過大數據和 JedAI Platform 來優(yōu)化驗證負荷、提高覆蓋率并加速 bug 溯源。Verisium 平臺基于新的 Cadence Joint Enterprise Data AI (JedAI) Platform,并與 Cadence 驗證引擎原生集成。隨著 SoC 復雜性不斷提高,
- 關鍵字: Cadence Verisium AI-Driven Verification Platform 驗證
是德科技與新思科技擴大合作,助力驗證復雜的射頻毫米波設計

- 是德科技(Keysight Technologies,Inc.)日前宣布,該公司通過與新思科技深化合作,已經實現 PathWave RFIC 設計軟件(GoldenGate)與 Synopsys Custom Compiler? 設計環(huán)境和 Synopsys PrimeSim? 電路仿真解決方案的緊密集成。這將有助于設計人員順利驗證新思科技自定義設計系列中 5G/6G SoC(片上系統(tǒng))和子系統(tǒng)設計的復雜射頻毫米波設計要求。是德科技提供先進的設計和驗證解決方案,旨在加速創(chuàng)新,創(chuàng)造一個安全互聯的世界。旭化成
- 關鍵字: 是德科技 新思科技 驗證 射頻毫米波
系統(tǒng)級語言SystemVerilog和SystemC的融合
- SystemVerilog和SystemC不久前依然被視為相互排斥的兩種環(huán)境,而現在可以相互協作,并為實現設計和驗證方法提供平滑流暢的系統(tǒng)。
- 關鍵字: SystemVerilog SystemC 驗證 系統(tǒng)級
離子推進系統(tǒng)電源研究
- 摘要:離子推進電源處理單元(PPU)是組成離子電推進系統(tǒng)的關鍵設備之一。本文以某離子電推進系統(tǒng)配置的電源處理單元為例,針對多路組合、輸出功率大、電壓高及時序控制等電源特點,采用不同的電源變換拓撲方案,來實現
- 關鍵字: 離子推進系統(tǒng) 推力器 電源處理單元 驗證
驗證介紹
您好,目前還沒有人創(chuàng)建詞條驗證!
歡迎您創(chuàng)建該詞條,闡述對驗證的理解,并與今后在此搜索驗證的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對驗證的理解,并與今后在此搜索驗證的朋友們分享。 創(chuàng)建詞條