熟女俱乐部五十路二区av,又爽又黄禁片视频1000免费,国产卡一卡二卡三无线乱码新区,中文无码一区二区不卡αv,中文在线中文a

新聞中心

EEPW首頁 > 電源與新能源 > 設計應用 > 影響EMC的因素和降噪技術

影響EMC的因素和降噪技術

作者: 時間:2014-01-13 來源:網(wǎng)絡 收藏
break-word; text-indent: 2em; line-height: 24px; color: rgb(62, 62, 62); font-family: Tahoma, Arial, sans-serif; font-size: 14px; text-align: justify; ">* 保護關鍵線跡(用4密耳到8密耳線跡以使電感最小,路線緊靠地板層,板層之間夾層結(jié)構(gòu),保護夾層的每一邊都有地)

本文引用地址:http://www.bjwjmy.cn/article/226966.htm

濾波技術包括:

* 對電源線和所有進入PCB的信號進行濾波

* 在IC的每一個點原引腳用高頻低電感陶瓷電容(14MHz用0.1UF,超過15MHz用0.01UF)進行去耦

* 旁路模擬電路的所有電源供電和基準電壓引腳

* 旁路快速開關器件

* 在器件引線處對電源/地去耦

* 用多級濾波來衰減多頻段電源噪聲
其它降噪設計技術有:

* 把晶振安裝嵌入到板上并接地

* 在適當?shù)牡胤郊悠帘?/p>

* 用串聯(lián)終端使諧振和傳輸反射最小,負載和線之間的阻抗失配會導致信號部分反射,反射包括瞬時擾動和過沖,這會產(chǎn)生很大的EMI

* 安排鄰近地線緊靠信號線以便更有效地阻止出現(xiàn)電場

* 把去耦線驅(qū)動器和接收器適當?shù)胤胖迷诰o靠實際的I/O接口處,這可降低到
PCB其它電路的耦合,并使輻射和敏感度降低

* 對有干擾的引線進行屏蔽和絞在一起以消除PCB上的相互耦合

* 在感性負載上用箝位二極管

是DSP系統(tǒng)設計所要考慮的重要問題,應采用適當?shù)?a class="contentlabel" href="http://www.bjwjmy.cn/news/listbylabel/label/降噪技術">降噪技術使DSP系統(tǒng)符合要求


上一頁 1 2 下一頁

關鍵詞: EMC 降噪技術

評論


相關推薦

技術專區(qū)

關閉