熟女俱乐部五十路二区av,又爽又黄禁片视频1000免费,国产卡一卡二卡三无线乱码新区,中文无码一区二区不卡αv,中文在线中文a

新聞中心

EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于FPGA的時間間隔測量模塊設(shè)計

基于FPGA的時間間隔測量模塊設(shè)計

作者: 時間:2010-04-02 來源:網(wǎng)絡(luò) 收藏

4 功能實(shí)現(xiàn)及仿真
通過QuartusⅡ開發(fā)環(huán)境,文本編輯方式,用VHDL語言進(jìn)行編程,生成圖元,結(jié)合頂層原理圖設(shè)計,實(shí)現(xiàn)信號預(yù)處理模塊原理圖,如圖4所示。


對編寫的程序進(jìn)行調(diào)試、編譯通過,然后進(jìn)行功能時序仿真,實(shí)現(xiàn)如果信號2到來之前已經(jīng)收到信號l,并且已經(jīng)在計數(shù),但若小于預(yù)設(shè)的閘門關(guān)閉時間80 ns,則不進(jìn)行閘門關(guān)閉。即中斷保持高電平不變,停止信號保持低電平,感知器認(rèn)為此信號為非測量信號2,繼續(xù)監(jiān)測信號2的到來,如圖5所示。


如果信號2到來之前已經(jīng)收到信號1,并且已經(jīng)在計數(shù),但若大于或是等于預(yù)設(shè)的閘門關(guān)閉時間80 ns,則進(jìn)行閘門關(guān)閉,即中斷由高電平跳變?yōu)榈碗娖剑V剐盘栍傻碗娖教優(yōu)楦唠娖剑兄髋袛喑龃诵盘枮樗獪y量的信號2,通知主控制器讀取數(shù)據(jù),如圖6所示。

5 結(jié)論
該系統(tǒng)硬件設(shè)計采用Ahera公司的器件EPIC3T10017,同時軟件設(shè)計采用其公司自行開發(fā)的QuartusII開發(fā)環(huán)境進(jìn)行程序設(shè)計及其功能時序的仿真。實(shí)踐表明,由于器件簡單易學(xué),市場占有量大,開發(fā)設(shè)計人員容易購置,開發(fā)技術(shù)易于掌握,尤其是本身功能強(qiáng)大,故其在工業(yè)控制領(lǐng)域中將占據(jù)重要的位置。這里所介紹的技術(shù)可在靶場測試、激光測距、物理實(shí)驗(yàn)、航空航天等領(lǐng)域發(fā)揮良好的作用。


上一頁 1 2 3 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉