熟女俱乐部五十路二区av,又爽又黄禁片视频1000免费,国产卡一卡二卡三无线乱码新区,中文无码一区二区不卡αv,中文在线中文a

新聞中心

EEPW首頁 > EDA/PCB > 設計應用 > 基于FPGA的電網(wǎng)實時數(shù)據(jù)采集與控制

基于FPGA的電網(wǎng)實時數(shù)據(jù)采集與控制

作者: 時間:2010-06-21 來源:網(wǎng)絡 收藏
軟件QuartusII7.2開發(fā)平臺上完成硬件設計后即可進行仿真,其仿真波形如圖4所示。其中,標準時鐘clk的頻率為10 MHz;shuru:為倍頻的輸入信號,shuru頻率設置為50 Hz,倍頻系數(shù)為128;beipin:表示倍頻電路的輸出信號。從仿真中可以看到,本設計可以達到128倍頻的效果。



3 A/D采集控制

由于本設計要同時采集電網(wǎng)的三相電壓和電流,所以,應把采樣倍頻信號接至HOLDA、HOLDB、HOLDC,以同時保持六路輸入信號,讀出模式設置為循環(huán)模式。

由ADS7864的時序圖可以得到如圖5所示的ADC控制器的軟件控制流程。以便在QuartusII開發(fā)平臺上利用VHDL語言進行軟件編程。



通過ADS7864的工作狀態(tài)控制模塊可根據(jù)ADS7864的轉換時序圖,用VHDL編寫控制ADS7864的轉換程序,并可采用雙進程有限狀態(tài)機的方法來在Quartus II 7.2內對A/D控制模塊進行時序仿真,其仿真波形如圖6所示。仿真結果表明,該模塊的設計完全符合要求。



4 結束語

本文給出了基于系統(tǒng)的設計方法。該方法采用FPGA作為系統(tǒng)的控制核心。并充分利用了高速模數(shù)轉換芯片ADC和可編程邏輯控制器件FPGA,最終通過硬件描述語言VHDL實現(xiàn)了A/D的控制和數(shù)字鎖相倍頻電路。該電路具有良好的可移植性和可擴展性,便于調試和修改,在電網(wǎng)的實時方面有較好的應用前景。

上一頁 1 2 3 下一頁

評論


相關推薦

技術專區(qū)

關閉