熟女俱乐部五十路二区av,又爽又黄禁片视频1000免费,国产卡一卡二卡三无线乱码新区,中文无码一区二区不卡αv,中文在线中文a

首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> fpga ip

fpga ip 文章 最新資訊

融合IP和光傳輸?shù)墓歉删W(wǎng)轉(zhuǎn)型

  • 工業(yè)和信息化部等七部門發(fā)布了關(guān)于推進(jìn)光纖寬帶網(wǎng)絡(luò)建設(shè)的意見>>,計(jì)劃到2011年光纖寬帶端口達(dá)到8000萬個(gè),城市用戶的接入能力平均達(dá)到8Mbit/s以上,農(nóng)村用戶的接入能力平均達(dá)到2Mbit/s以上,商業(yè)樓宇用戶基本達(dá)到
  • 關(guān)鍵字: 骨干網(wǎng)  轉(zhuǎn)型  傳輸  和光  IP  融合  

基于雙FPGA的刀閘接口控制箱的設(shè)計(jì)

  • 摘要:現(xiàn)有變電站改造成數(shù)字化變電站時(shí)需要增加過程層設(shè)備,其中對(duì)刀閘接口控制箱的動(dòng)作可靠性提出了極高的要求。提出一種基于雙FPGA實(shí)現(xiàn)多重邏輯閉鎖的刀閘接口控制箱實(shí)現(xiàn)方案。設(shè)計(jì)了FPGA電源和時(shí)鐘實(shí)現(xiàn)電路,兩塊
  • 關(guān)鍵字: FPGA  刀閘  接口  控制箱    

基于AVR單片機(jī)與FPGA的低頻數(shù)字式相位測(cè)量儀

  • 摘要:提出了以AVR ATmega128單片機(jī)和Altera公司的Cyclone系列EP1C3T100為核心的系統(tǒng)設(shè)計(jì)方案。分析了數(shù)字式低頻相位測(cè)量儀的測(cè)量原理和測(cè)量誤差及其消除的方法。利用單片機(jī)強(qiáng)勁的運(yùn)算、控制功能和FPGA運(yùn)算速度快、資
  • 關(guān)鍵字: 數(shù)字式相位  測(cè)量儀  低頻  FPGA  AVR  單片機(jī)  基于  

恩智浦JenNet-IP軟件推動(dòng)“物聯(lián)網(wǎng)”的實(shí)現(xiàn)

  • 恩智浦半導(dǎo)體NXP Semiconductors N.V. (NASDAQ:NXPI) 今日宣布將以開源授權(quán)方式提供其JenNet-IP超低功耗IEEE 802.15.4無線連接網(wǎng)絡(luò)層軟件,作為其“物聯(lián)網(wǎng)”實(shí)施計(jì)劃的一部分。近年來,人們對(duì)物聯(lián)網(wǎng)的興趣與日俱增,在物聯(lián)網(wǎng)中,每臺(tái)設(shè)備都有一個(gè)IP地址,可以通過安全互聯(lián)網(wǎng)連接進(jìn)行監(jiān)視和控制。然而,物聯(lián)網(wǎng)普及所面臨的主要障礙是不同應(yīng)用都有不同的網(wǎng)絡(luò)軟件。通過發(fā)布基于開源授權(quán)的JenNet-IP網(wǎng)絡(luò)層軟件,并為眾多開發(fā)者和用戶提供支持,恩智浦志在簡化為多種設(shè)備添加“
  • 關(guān)鍵字: 恩智浦  JenNet-IP  

于FPGA的跳頻通信頻率合成器設(shè)計(jì)

  • 0引言隨著國民經(jīng)濟(jì)的快速發(fā)展和人們生活水平的不斷提高,人們對(duì)居住房子的舒適性及安全性要求也提升到了更高...
  • 關(guān)鍵字: 跳頻通信  頻率合成器  FPGA  

基于FPGA的GPS+GSM雙重車載定位系統(tǒng)設(shè)計(jì)

  • 摘要:為了克服一般車載導(dǎo)航系統(tǒng)定位不連貫的缺陷,利用NiosⅡ軟核處理器配置靈活、擴(kuò)展性強(qiáng)等特點(diǎn),結(jié)合GPS和GSM模塊,設(shè)計(jì)出了一種基于SoPC技術(shù)的雙重定位系統(tǒng)。該設(shè)計(jì)利用SoPC Builder開發(fā)工具將NiosⅡ處理器、存
  • 關(guān)鍵字: FPGA  GPS  GSM  車載定位    

MathWorks HDL ta工具新添Xilinx FPGA 硬件驗(yàn)證功能

  • ?????? MathWorks 日前宣布適用于 Xilinx FPGA 開發(fā)板且新添了 FPGA 在環(huán) (FIL) 功能的 EDA Simulator Link 3.3 面市。FIL 使工程師們能夠在使用 Simulink 作為系統(tǒng)級(jí)測(cè)試臺(tái)架的同時(shí),以硬件速度驗(yàn)證其設(shè)計(jì)。
  • 關(guān)鍵字: MathWorks  Xilinx  FPGA  

基于FPGA 的VGA 圖形控制器的實(shí)現(xiàn)方法

  • 本設(shè)計(jì)中存儲(chǔ)的圖像數(shù)據(jù)所采用的像素位深為3 位,共可顯示8種顏色。在實(shí)際應(yīng)用中,可以使用更大的存儲(chǔ)器,最終實(shí)現(xiàn)256 色圖像,乃至真彩色圖像的顯示。在此設(shè)計(jì)基礎(chǔ)上,通過使用SDRAM 等外部存儲(chǔ)器,利用DMA 控制方式,并且配合Altera 的nios 嵌入式軟核CPU ,可以在SOPC 開發(fā)平臺(tái)上最終實(shí)現(xiàn)兼容SVGA ,TVGA 標(biāo)準(zhǔn)等的更復(fù)雜顯示控制器。
  • 關(guān)鍵字: 實(shí)現(xiàn)  方法  控制器  圖形  FPGA  VGA  基于  

基于OCP-IP的SOC總線即插即用的實(shí)現(xiàn)

  • 基于OCP-IP的SOC總線即插即用的實(shí)現(xiàn),本文討論了OCP-IP的協(xié)議與特點(diǎn),設(shè)計(jì)了基于AMBA總線的OCP-IP接口,提出了一種IP自動(dòng)封裝的方法,為IP核的集成和管理帶來極大的方便。
  • 關(guān)鍵字: 實(shí)現(xiàn)  總線  SOC  OCP-IP  基于  

一種跳頻MSK信號(hào)檢測(cè)算法及FPGA 實(shí)現(xiàn)

  • 本文提出了一種FPGA 可實(shí)現(xiàn)的跳頻MSK 信號(hào)實(shí)時(shí)截獲和識(shí)別的設(shè)計(jì)方案,經(jīng)過試驗(yàn)證明,可以對(duì)寬帶跳頻信號(hào)進(jìn)行實(shí)時(shí)的截獲,并能夠?qū)ζ渲械腗SK 目標(biāo)信號(hào)完成準(zhǔn)確識(shí)別,可應(yīng)用于針對(duì)特定目標(biāo)的通信偵察系統(tǒng),具有較高的應(yīng)用價(jià)值。
  • 關(guān)鍵字: FPGA  MSK  跳頻  算法    

IP RAN構(gòu)筑LTE發(fā)展基石

  • 由于移動(dòng)智能終端的成熟、HSPA的規(guī)模商用和無線數(shù)據(jù)業(yè)務(wù)資費(fèi)的下降,移動(dòng)對(duì)固定業(yè)務(wù)的替代也從語音蔓延到...
  • 關(guān)鍵字: LTE  移動(dòng)寬帶  IP  RAN  智能終端  

基于CORDIC 2FSK調(diào)制器的FPGA設(shè)計(jì)

  • 摘要:頻移鍵控(FSK)是用不同頻率的載波來傳遞數(shù)字信號(hào),并用數(shù)字基帶信號(hào)控制載波信號(hào)的頻率。提出一種基于流...
  • 關(guān)鍵字: CORDIC  FPGA  2FSK調(diào)制器  

FPGA如何改變嵌入設(shè)計(jì)格局

  • FPGA如何改變嵌入設(shè)計(jì)格局,由于經(jīng)濟(jì)下滑損及開發(fā)預(yù)算減少,嵌入系統(tǒng)設(shè)計(jì)者正在轉(zhuǎn)向FPGA(現(xiàn)場可編程門陣列)技術(shù),以縮減開發(fā)周期、對(duì)抗設(shè)備老化以及簡化產(chǎn)品升級(jí)。通過采用數(shù)量龐大且不斷增加的FPGA開發(fā)工具、可重用邏輯單元以及市售商用模塊,
  • 關(guān)鍵字: 設(shè)計(jì)  格局  嵌入  改變  如何  FPGA  

QDR SRAM與Spartan3 FPGA的接口設(shè)計(jì)

  • QDR SRAM與Spartan3 FPGA的接口設(shè)計(jì),為了滿足當(dāng)前系統(tǒng)和處理器的生產(chǎn)量需求,更新的靜態(tài)存儲(chǔ)器應(yīng)運(yùn)而生。QDR SRAM就是由Cypress、Renesas、IDT、NEC和Samsung為高性能的網(wǎng)絡(luò)系統(tǒng)應(yīng)用而共同開發(fā)的一種具有創(chuàng)新體系結(jié)構(gòu)的同步靜態(tài)存儲(chǔ)器?! ? QDR SRAM的
  • 關(guān)鍵字: 接口  設(shè)計(jì)  FPGA  Spartan3  SRAM  QDR  

FPGA設(shè)計(jì)中仿真技術(shù)解決故障的方法

  •  摘要:本文針對(duì)FPGA實(shí)際開發(fā)過程中,出現(xiàn)故障后定位困難、反復(fù)修改代碼編譯時(shí)間過長、上板后故障解決無法確認(rèn)的問題,提出了一種采用仿真的方法來定位、解決故障并驗(yàn)證故障解決方案??梢源蟠蟮墓?jié)約開發(fā)時(shí)間,提高
  • 關(guān)鍵字: FPGA  仿真技術(shù)  方法    
共7154條 300/477 |‹ « 298 299 300 301 302 303 304 305 306 307 » ›|

fpga ip介紹

您好,目前還沒有人創(chuàng)建詞條fpga ip!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga ip的理解,并與今后在此搜索fpga ip的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473