dsp-mode 文章 最新資訊
多路同步串口的FPGA傳輸實現(xiàn)

- 引言 隨著集成電路技術的發(fā)展,F(xiàn)PGA和DSP以及ARM以其體積小、速度快、功耗低、設計靈活、利于系統(tǒng)集成、擴展升級等優(yōu)點,被廣泛地應用于高速數(shù)字信號傳輸及數(shù)據(jù)處理,以DSP+FPGA+ARM的架構組成滿足實時性要求的高速數(shù)字處理系統(tǒng)已成為一種趨勢,本文主要研究FPGA在高速多路數(shù)據(jù)傳輸中的應用。 系統(tǒng)結構 在DSP多路串行數(shù)據(jù)同時向ARM發(fā)送的系統(tǒng)中,因為數(shù)據(jù)通道有并行要求,應用FPGA硬件并行的特點,由FPGA并行接收多路數(shù)據(jù),經(jīng)過緩沖后再發(fā)送至ARM進行數(shù)據(jù)的高級處理的方案,系
- 關鍵字: 多路同步串口 FPGA DSP
高性能多DSP互連技術

- 前言 由于現(xiàn)代數(shù)字信號處理器(DSP)設計、半導體工藝、并行處理和互連與傳輸技術的進步,現(xiàn)代高性能DSP的處理能力得到極大發(fā)展。但在移動通信、雷達信號處理和實時圖像處理等復雜電子系統(tǒng)中,單片DSP的性能仍可能無法滿足需求,通常需要使用多片DSP構成并行信號處理系統(tǒng)。 在多DSP系統(tǒng)中,互連技術連接DSP、接口及其他處理器,一起構成系統(tǒng)的靜態(tài)體系結構,是數(shù)據(jù)傳輸?shù)闹虚g介質的總和。互連技術傳輸代表計算任務、中間數(shù)據(jù)、結果或狀態(tài)控制信息的數(shù)據(jù)流,使接口與DSP中的算法模塊通過數(shù)據(jù)流動態(tài)地連接起來
- 關鍵字: 接口 DSP 處理器 互連
基于FPGA設計DSP的實踐與改進
- 當設計的系統(tǒng)需要對數(shù)字信號進行處理時,常采用通用 DSP(Digital Signal Process)處理器,這樣的設計方案通用性好,且還有各種較為成熟的 DSP算法可以參考。但是,這類方案通常是雙核設計,即采用通用控制器(MCU)加上通用 DSP處理器實現(xiàn),在實現(xiàn)系統(tǒng)時開發(fā)的復雜程度、難度都較大,也難以滿足定制特殊處理的需要。為了解決這些問題,人們開始尋求新的設計方案,基于通用處理器加上FPGA(大規(guī)模可編門陣列)的架構方案逐漸成為主流,在新的方案中通用控制器完成控制和管理功能,專用的數(shù)字信號處理和組
- 關鍵字: FPGA DSP 實踐
基于DSP的多頻帶混合信號測試系統(tǒng)的設計
- 隨著數(shù)字化浪潮的深入,具有混合信號功能的芯片越來越多地出現(xiàn)在人們的生活中。通訊領域的MODEM(如ADSL),CODEC和飛速發(fā)展的手機芯片,視頻處理器領域的MPEG,DVD 芯片,都是具有混合信號功能的芯片,其特點是處理速度高、覆蓋的頻率范圍寬,芯片的升級換代周期日益縮短。這就要求測試系統(tǒng)具有更高的性能和更寬的頻帶范圍,而且需要靈活的架構來應對不斷升級的芯片測試需求,以便有效降低新器件的測試成本。此外,混合信號芯片種類繁多,各種具有混合信號的芯片已經(jīng)廣泛運用到生產(chǎn)和生活的各個領域,而不同的應用領域,其工
- 關鍵字: 測試系統(tǒng) 設計 信號 混合 DSP 頻帶 基于 數(shù)字信號
TI推出多核片上系統(tǒng)架構 實現(xiàn)5倍性能提升
- 日前,德州儀器 (TI) 宣布推出一款基于 TI 多核數(shù)字信號處理器 (DSP) 的新型片上系統(tǒng) (SoC) 架構,該架構在業(yè)界性能最高的 CPU 中同時集成了定點和浮點功能。TI 全新的多內核 SoC 運行頻率高達 1.2GHz,引擎性能高達 256 GMACS 和 128 GFLOPS,與市場中現(xiàn)有的解決方案相比,能夠實現(xiàn) 5 倍的性能提升,從而可為廠商加速無線基站、媒體網(wǎng)關以及視頻基礎架構設備等基礎局端產(chǎn)品的開發(fā)提供通用平臺。 知名的技術分析公司 BDTI 在其《InsideDSP》通訊中
- 關鍵字: TI DSP SoC
CEVA DSP處理器獲Mindspeed選用于無線基帶處理器
- CEVA公司與業(yè)界領先的網(wǎng)絡基礎設施應用半導體解決方案供應商Mindspeed Technologies宣布,CEVA用于無線基站應用的經(jīng)驗證的高性能CEVA-X1641 DSP已獲Mindspeed選用于全新的Transcede 4000無線基帶處理器。Transcede 4000是能夠實現(xiàn)全新級別之高性能、低功耗、軟件可編程設備,應對下一代移動網(wǎng)絡的計算挑戰(zhàn)。 Mindspeed的Transcede 4000器件在功能強大的多核架構中集成了10個CEVA-X1641 DSP,能夠提供下一代移
- 關鍵字: CEVA DSP 處理器
dsp-mode介紹
您好,目前還沒有人創(chuàng)建詞條dsp-mode!
歡迎您創(chuàng)建該詞條,闡述對dsp-mode的理解,并與今后在此搜索dsp-mode的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對dsp-mode的理解,并與今后在此搜索dsp-mode的朋友們分享。 創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
