- 提出了一種高效并行的二維離散提升小波(DWT)變換結構,該結構只需要7 行數據緩存,即可實現行和列方向同時進行濾波變換。
- 關鍵字:
小波變換 數據緩存 FPGA IP核
- 介紹了一種基于FPGA的水聲信號數據采集與存儲系統(tǒng)的設計與實現,給出了系統(tǒng)的總體方案,并對各部分硬件和軟件的設計進行了詳細描述。系統(tǒng)以FPGA作為數據的控制處理核心,以存儲容量達2GB的大容量NAND型Flash作為存儲介質。該系統(tǒng)主要由數據采集模塊、數據存儲模塊和RS~232串行通信模塊組成,具有穩(wěn)定可靠、體積小、功耗低、存儲容量大等特點,實驗證明該系統(tǒng)滿足設計要求。
- 關鍵字:
水聲信號數據采集 NANDFlash FPGA
- 設計了一種基于FPGA控制的高速數據存儲系統(tǒng)。該系統(tǒng)采用FPGA實現了對四個符合ATA-6規(guī)范的、RAID 0配置的IDE磁盤陣列的管理,并配合四個SDRAM實現對數據的高速穩(wěn)定存儲。該磁盤陣列同時掛四個IDE硬盤,平均數據流達到200MB/s,峰值傳輸速率達到800MB/s,也可以擴展更多硬盤,構成大容量的磁盤陣列。
- 關鍵字:
高速數據存儲 IDE磁盤陣列 FPGA
- 提出一種實時數字化光纖傳輸系統(tǒng),該系統(tǒng)分為發(fā)送端和接收端。發(fā)送端用A/D轉換器將輸入的模擬信號數字化,再用FPGA對數據進行處理,并通過光纖傳輸。同時,FPGA還控制A/D轉換器的工作。接收端用串行收發(fā)器TLK1501對接收數據進行解碼處理,還原有效信號。實驗表明,該系統(tǒng)實時性好、信號傳輸誤碼率低、工作性能穩(wěn)定、抗干擾性強,系統(tǒng)具有可行性和有效性。
- 關鍵字:
光纖通訊 高速數字信號傳輸 FPGA
- 在數字下變頻系統(tǒng)實現方案中,輸入的模擬中頻信號經過高速A/D采樣數字化后與數控振蕩器NCO(Numerically Controlled Osillator)產生的正交本振信號混頻,然后再由抽取濾波模塊進行處理,以輸出低速的低頻或基帶信號。本文以軟件無線電數字下變頻技術為研究對象,參考GSM系統(tǒng)建立數字下變頻系統(tǒng)。
- 關鍵字:
數字變頻 軟件無線電 FPGA
- 基于FPGA硬件實現固定倍率的圖像縮放,將2維卷積運算分解成2次1維卷積運算,對輸入原始圖像像素先進行行方向的卷積,再進行列方向的卷積,從而得到輸出圖像像素。把圖像縮放過程設計為一個單元體的循環(huán)過程,在單元體內部,事先計算出卷積系數。降低了FPGA設計的復雜性,提高了圖像縮放算法的運算速度,增強了系統(tǒng)的實時性,已經應用于某款航空電子產品中,應用效果良好。
- 關鍵字:
圖像縮放 卷積運算 FPGA
- 設計了一種基于FPGA平臺的并行處理流水線結構,配合高速查表,可支持10Gbps接口的報文轉發(fā)。該設計已應用在國家863計劃重大課題“可擴展到T比特的高性能IPv4/v6路由器基礎平臺及實驗系統(tǒng)”中,并通過測試。
- 關鍵字:
并行流水線 高速查表 FPGA
- 本文論述了利用用FPGA來開發(fā)DDS函數發(fā)生器的總體設計思路,詳細討論了任意波形產生、頻率精確調整、雙路移相輸出、PWM調制波產生、D/A轉換與濾波電路、鍵盤與顯示等諸方面軟硬件實現方法。 整個設計
- 關鍵字:
DDS 任意波形發(fā)生器 FPGA
- 研究了基于FPGA的同步FIFO和移位寄存器,利用同步FIFO作為大幅面高速彩色噴繪機噴頭與上位機之間數據傳輸以及接口數據傳輸的緩存模塊。該設計在保證數據傳輸實時性的前提下,解決了噴頭和上位機像素數據格式方向不一致的問題,并消除了部分數據冗余。
- 關鍵字:
同步FIFO 彩色噴繪機 FPGA
- 介紹了基于Altera公司EP1K30TC144芯片的電梯控制器設計過程,描述了該控制系統(tǒng)的功能。該設計采用VHDL語言進行編程,以QUARTUSⅡ軟件為開發(fā)平臺,對本設計進行了仿真,并使用JTAG將程序代碼下載到實驗板上進行了硬件驗證。
- 關鍵字:
JTAG 電梯控制器 FPGA
- 介紹了一種基于FPGA的水聲信號數據采集與存儲系統(tǒng)的設計與實現,給出了系統(tǒng)的總體方案,并對各部分硬件和軟件的設計進行了詳細描述。系統(tǒng)以FPGA作為數據的控制處理核心,以存儲容量達2 GB的大容量NAND型Flash作為存儲介質。該系統(tǒng)主要由數據采集模塊、數據存儲模塊和RS-232串行通信模塊組成,具有穩(wěn)定可靠、體積小、功耗低、存儲容量大等特點,實驗證明該系統(tǒng)滿足設計要求。
- 關鍵字:
數據采集 Flash FPGA
- 在交流伺服驅動系統(tǒng)概念的基礎上,提出了基于ACTEL現場可編程邏輯器件APA300的光電編碼器與光柵尺信號處理電路設計原理,該電路由4倍頻細分、辨向電路、計數電路組成,信號處理模塊通過VHDL語言實現。
- 關鍵字:
交流伺服系統(tǒng) VHDL FPGA 光柵尺信號處理
- 針對主飛行顯示儀對圖形處理和顯示的苛刻要求,采用基于儀器總線和擴展總線的高速陣列信號處理板的設計模式,提出了一種基于硬件加速的PFD圖形顯示設計方法。該方法實現了圖形分層雙緩存交替切換、圖形填充、圖形合成和多通道DMA像素引擎,提高了PFD圖形生成和顯示的實時性和可靠性。實踐證明,該設計顯著解決了PFD圖形顯示系統(tǒng)中的速度瓶頸。
- 關鍵字:
圖形處理 圖形合成 FPGA
- intevac是商用和軍用市場光學產品的前沿開發(fā)商。本文介紹該公司nightvista嵌入式電子系統(tǒng)的開發(fā),該產品是高性能超低亮度緊湊型攝像機。該攝像機最初采用了流行的數字信號處理器、幾個assp和外部存儲器件。系統(tǒng)對性能的需求越來越高,工程師團隊決定試驗一種替代方案——在可編程邏輯中實現可配置軟核處理器。
- 關鍵字:
圖像處理 NIOS FPGA
- 圍繞小衛(wèi)星體積小、重量輕和價格低廉的特點,一個多CPU共享內存的系統(tǒng)(CPU仍然采用有相應宇航級器件的8086)將是比較合適的選擇。同時為了提高共享內存的數據通信帶寬,使其不成為整個系統(tǒng)的瓶頸,本文提出了一個用ASIC設計一個共享總線開關網絡(簡稱SBSN,下同),組合成Omega網絡的方案,以消除對某一組內存的總線競爭,實現多CPU對共享分組存儲系統(tǒng)的低位交叉并行訪問。
- 關鍵字:
并行存儲器 多CPU共享內存 FPGA
asic-to-fpga介紹
您好,目前還沒有人創(chuàng)建詞條asic-to-fpga!
歡迎您創(chuàng)建該詞條,闡述對asic-to-fpga的理解,并與今后在此搜索asic-to-fpga的朋友們分享。
創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司

京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473