熟女俱乐部五十路二区av,又爽又黄禁片视频1000免费,国产卡一卡二卡三无线乱码新区,中文无码一区二区不卡αv,中文在线中文a

首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> asic-to-fpga

asic-to-fpga 文章 最新資訊

測試復(fù)雜的多總線SoC器件

  • 使用多個復(fù)雜的總線已經(jīng)成為系統(tǒng)級芯片(SoC)器件的標(biāo)準(zhǔn),這種總線結(jié)構(gòu)的使用使測試工程師面臨處理多個時鐘域問題的挑戰(zhàn)。早期器件的測試中,工程師可以依賴某些自動化測試設(shè)備(ATE)的雙時域能力測試相對簡單的總線結(jié)構(gòu)。目前測試工程師面臨更復(fù)雜的SoC器件,這些器件反應(yīng)了越來越多使用多個高速總線結(jié)構(gòu)的趨勢。使用有效的技術(shù)和下一代測試系統(tǒng),如Credence(科利登)的Octet,測試工程師能夠成功地管理與復(fù)雜SoC器件(如北橋器件)中多總線結(jié)構(gòu)相關(guān)的獨(dú)立時鐘域。通過掌握ATE的能力,測試開發(fā)過程中,測試工程師能
  • 關(guān)鍵字: SoC  SoC  ASIC  

低功耗SoC存儲器設(shè)計(jì)選擇

  • 當(dāng)今的設(shè)計(jì)師面對無數(shù)的挑戰(zhàn):一方面他們必須滿足高技術(shù)產(chǎn)品不斷擴(kuò)展的特性需求,另一方面卻不得不受到無線和電池裝置的電源限制。沒有任何技術(shù)在這方面的要求比SoC的設(shè)計(jì)更為明顯,在這種設(shè)計(jì)中,高級工藝比從前復(fù)雜的多。然而,上述技術(shù)造成了新的電源問題。現(xiàn)代SoC系統(tǒng)的關(guān)鍵之一就是:嵌入存儲器在芯片中的比例在不斷增長。當(dāng)存儲器開始主導(dǎo)SoC時,應(yīng)用節(jié)能技術(shù)使存儲器獲得系統(tǒng)電源變得十分重要。重要問題之一就是:在系統(tǒng)結(jié)構(gòu)方面,是嵌入系統(tǒng)存儲器還是把存儲器放在SoC之外。在以前的技術(shù)中,電源不是要考慮的一個主要因素,而成
  • 關(guān)鍵字: Mosys  SoC  ASIC  

基于ARM內(nèi)核的手持設(shè)備SoC

  •  摘    要:本文研究并開發(fā)了一款針對手持設(shè)備、內(nèi)嵌ARM7TDMI內(nèi)核的系統(tǒng)芯片。在設(shè)計(jì)這款芯片的過程中,MP3算法的軟硬件分割和芯片的低功耗設(shè)計(jì)是主要挑戰(zhàn)。本文介紹了該系統(tǒng)芯片的結(jié)構(gòu),并著重介紹了軟硬件分割和低功耗設(shè)計(jì)技術(shù)。關(guān)鍵詞:系統(tǒng)芯片;低功耗;ARM;MP3 引言隨著半導(dǎo)體技術(shù)的進(jìn)步和芯片設(shè)計(jì)方法—IP重用技術(shù)的出現(xiàn),SoC在消費(fèi)類電子產(chǎn)品中已經(jīng)越來越普遍。本課題組去年啟動了稱為Garfield的SoC項(xiàng)目。Garfield定義為一款面向中低端PDA的
  • 關(guān)鍵字: ARM  MP3  低功耗  系統(tǒng)芯片  SoC  ASIC  

利用SoC單片機(jī)的多功能數(shù)據(jù)采集卡

  • 摘    要:本文介紹了一種SoC單片機(jī)控制的多功能數(shù)據(jù)采集卡,在輸入通道中增加程控濾波、程控增益放大器和多級陷波電路,采集卡的功能選擇和參數(shù)改變均由SoC單片機(jī)軟件控制。本文給出了關(guān)鍵部分的電路圖、元件參數(shù)和實(shí)測數(shù)據(jù)。關(guān)鍵詞:SoC 單片機(jī);程控放大;程控陷波 引言目前大多數(shù)的數(shù)據(jù)采集卡并不能適應(yīng)工業(yè)控制現(xiàn)場或像野外那樣存在多種噪聲干擾的使用環(huán)境,特別是對50Hz工頻干擾及其諧波干擾無法起到抑制作用。在這種情況下,采集到的數(shù)據(jù)往往有很多錯誤或者采集卡無法正常工作。本數(shù)據(jù)采
  • 關(guān)鍵字: SoC  單片機(jī)  程控放大  程控陷波  SoC  ASIC  

DSP和FPGA在圖像傳輸系統(tǒng)中的應(yīng)用和實(shí)現(xiàn)

  • 摘    要:本文重點(diǎn)介紹基于DSP和FPGA、采用中頻數(shù)字化方法,以及QPSK擴(kuò)頻調(diào)制技術(shù)來實(shí)現(xiàn)圖像的無線傳輸。對擴(kuò)頻通信系統(tǒng)的同步問題提出了一種實(shí)現(xiàn)方法,并給出了部分實(shí)驗(yàn)結(jié)果。關(guān)鍵詞:圖像傳輸;擴(kuò)頻通信;同步;FPGA;DSP 視頻通信是目前計(jì)算機(jī)和通信領(lǐng)域的一個熱點(diǎn)。而無線擴(kuò)頻與有線相比,有其固有的優(yōu)越性,如聯(lián)網(wǎng)方便、費(fèi)用低廉等。所以開發(fā)無線擴(kuò)頻實(shí)時圖像傳輸系統(tǒng)有很高的實(shí)用價值。 系統(tǒng)設(shè)計(jì)在短距離通信中,通??梢栽谑瞻l(fā)端加入奇偶校驗(yàn)、累加和校驗(yàn)等出錯重發(fā)的防噪聲措施
  • 關(guān)鍵字: DSP  FPGA  擴(kuò)頻通信  同步  圖像傳輸  

基于C*SoC200的32位稅控機(jī)專用系統(tǒng)芯片設(shè)計(jì)

  • 摘    要:本文首先介紹了一個32位嵌入式稅控機(jī)專用系統(tǒng)芯片C3118的功能、結(jié)構(gòu)和特點(diǎn),然后分析了一個自動化程度很高的SoC設(shè)計(jì)平臺——C*SoC200,對該平臺的主要結(jié)構(gòu)和功能進(jìn)行了分析。關(guān)鍵詞:IP;SoC;平臺;仿真 引言2003年7月,中國國家質(zhì)量監(jiān)督檢驗(yàn)檢疫總局發(fā)布了由稅控機(jī)國家標(biāo)準(zhǔn)制定委員會制定的稅控收款機(jī)國家標(biāo)準(zhǔn)。并將陸續(xù)出臺一系列的管理法規(guī)。為了滿足國家標(biāo)準(zhǔn)的要求,各稅控機(jī)生產(chǎn)廠家都在積極使用32位MCU開發(fā)符合新規(guī)范的稅控機(jī)。而32位的嵌入式稅控機(jī)專用
  • 關(guān)鍵字: IP  SoC  仿真  平臺  SoC  ASIC  

合理選擇SoC架構(gòu)

  • 找到價格、性能和功耗的最佳結(jié)合點(diǎn)實(shí)際上就確保贏得了SoC設(shè)計(jì),但說起來容易做起來難。在實(shí)際可用的雙芯核架構(gòu)、可編程加速器和數(shù)百萬門FPGA出現(xiàn)以前,一種80:20法則用起來很奏效:如果計(jì)算負(fù)荷的80%為數(shù)據(jù)處理,那么選擇RISC架構(gòu),在RISC中實(shí)施信號處理。而當(dāng)今面臨太多的架構(gòu)選擇,差別甚微,用單一處理器架構(gòu)來解決優(yōu)化問題已不可能。一種較為成功的方法是通過將計(jì)算資源與特性集匹配來實(shí)現(xiàn)。將一種復(fù)雜系統(tǒng)映射到硅中,在相當(dāng)程度上依賴于設(shè)計(jì)是在現(xiàn)有SoC上實(shí)現(xiàn)還是從頭做起。對于前一種情況,系統(tǒng)設(shè)計(jì)師應(yīng)從了解四個
  • 關(guān)鍵字: TI  SoC  ASIC  

頻分分路中高速FFT的實(shí)現(xiàn)

  • 摘    要:本文介紹了多相陣列FFT在星上多載波數(shù)字化分路中的應(yīng)用,并針對星上處理的實(shí)時高速處理要求,提出了一種FFT的實(shí)現(xiàn)方案,并用一片F(xiàn)PGA芯片驗(yàn)證了其正確性和可行性。關(guān)鍵詞:FFT;FPGA;頻分分路 多載波信號的數(shù)字化分路是衛(wèi)星通信星上處理技術(shù)的關(guān)鍵技術(shù)之一,數(shù)字化分路技術(shù)主要有并行濾波器組分路、樹形濾波器組分路和多相陣列FFT分路三種。在通道數(shù)較多時,多相陣列FFT有效地使用了抽取技術(shù),且FFT算法具有很高的計(jì)算效率,本文所討論的就是該方法中FFT的實(shí)現(xiàn)。
  • 關(guān)鍵字: FFT  FPGA  頻分分路  

基于FPGA的可編程定時器/計(jì)數(shù)器8253的設(shè)計(jì)與實(shí)現(xiàn)

  • 摘    要:本文介紹了可編程定時器/計(jì)數(shù)器8253的基本功能,以及一種用VHDL語言設(shè)計(jì)可編程定時器/計(jì)數(shù)器8253的方法,詳述了其原理和設(shè)計(jì)思想,并利用Altera公司的FPGA器件ACEX 1K予以實(shí)現(xiàn)。關(guān)鍵詞:FPGA;IP;VHDL 引言在工程上及控制系統(tǒng)中,常常要求有一些實(shí)時時鐘,以實(shí)現(xiàn)定時或延時控制,如定時中斷,定時檢測,定時掃描等,還要求有計(jì)數(shù)器能對外部事件計(jì)數(shù)。要實(shí)現(xiàn)定時或延時控制,有三種主要方法:軟件定時、不可編程的硬件定時、可編程的硬件定時器。其中可編
  • 關(guān)鍵字: FPGA  IP  VHDL  

可配置系統(tǒng)級驗(yàn)證環(huán)境加速SoC開發(fā)

  • 利用嵌入式硅IP可以縮短SoC設(shè)計(jì)所需的開發(fā)時間,這已成為眾所公認(rèn)的事實(shí)。但要從完工后的整個系統(tǒng)角度出發(fā),整合及驗(yàn)證來自多家廠商的元件,需要相當(dāng)?shù)臅r間和努力,然而它們卻常被忽略。這會對嵌入式軟件開發(fā)人員造成額外負(fù)擔(dān),因?yàn)樗麄冃枰猄oC的外圍和接口以及處理器的精確模型,才能在設(shè)計(jì)投片之前,針對正在開發(fā)的SoC,迅速完成應(yīng)用固件的測試及除錯。如果SoC平臺以可配置處理器和外圍IP為基礎(chǔ),這些IP又來自多家供貨商,這種情形就更加重要,因?yàn)樵O(shè)計(jì)人員必須確認(rèn)在特定配置下,每個元件的功能不會影響到其它元件的工作。除此
  • 關(guān)鍵字: ARC  SoC  ASIC  

雙層AMBA總線設(shè)計(jì)及其在SoC芯片設(shè)計(jì)中的應(yīng)用

  • 摘    要:AMBA總線是目前主流的片上總線。本文給出的雙層AMBA總線設(shè)計(jì)能極大地提高總線帶寬,并使系統(tǒng)架構(gòu)更為靈活。文章詳細(xì)介紹了此設(shè)計(jì)的實(shí)現(xiàn),并從兩個方面對兩種總線方式進(jìn)行了比較。關(guān)鍵詞:雙層AMBA總線;總線帶寬;SoC 引言一般說來,SoC芯片是由片上芯核、用戶設(shè)計(jì)的IP核以及將這兩者集成在一起的總線組成的。片上芯核決定了使用何種片上總線以及芯片的體系結(jié)構(gòu)。ARM系列嵌入式微處理器憑借其高性能、低功耗的特點(diǎn)占據(jù)了市場的主要份額,ARM7TDMI因其相對低廉的價格
  • 關(guān)鍵字: SoC  雙層AMBA總線  總線帶寬  SoC  ASIC  

256級灰度LED點(diǎn)陣屏顯示原理及基于FPGA的電路設(shè)計(jì)

  • 摘    要:本文提出了一種LED點(diǎn)陣屏實(shí)現(xiàn)256級灰度顯示的新方法。詳細(xì)分析了其工作原理。并依據(jù)其原理,設(shè)計(jì)出了基于FPGA 的控制電路。關(guān)鍵詞:256級灰度;LED點(diǎn)陣屏;FPGA;電路設(shè)計(jì) 引言256級灰度LED點(diǎn)陣屏在很多領(lǐng)域越來越顯示出其廣闊的應(yīng)用前景,本文提出一種新的控制方式,即逐位分時控制方式。隨著大規(guī)模可編程邏輯器件的出現(xiàn),由純硬件完成的高速、復(fù)雜控制成為可能。 逐位分時點(diǎn)亮工作原理所謂逐位分時點(diǎn)亮,即從一個字節(jié)數(shù)據(jù)中依次提取出一位數(shù)據(jù),分8次點(diǎn)亮對應(yīng)的像
  • 關(guān)鍵字: 256級灰度  FPGA  LED點(diǎn)陣屏  電路設(shè)計(jì)  發(fā)光二極管  LED  

一種高效的復(fù)信號處理芯片設(shè)計(jì)

  • 摘    要:本文提出了一種高效的復(fù)信號處理芯片的設(shè)計(jì)方法。本芯片是某雷達(dá)信號處理機(jī)的一部分,接收3組ADC的輸出復(fù)數(shù)據(jù),依次完成去直流、加窗、512點(diǎn)FFT、求功率譜和累加3組信號的功率譜等功能。在這5種功能中,加窗、512點(diǎn)FFT和求功率譜復(fù)用一個蝶形單元。本芯片由單片F(xiàn)PGA實(shí)現(xiàn),計(jì)算精度高、速度較快,滿足雷達(dá)系統(tǒng)的實(shí)時處理要求。關(guān)鍵詞:  FFT;蝶形單元;塊浮點(diǎn);功率譜; FPGA 引言復(fù)信號處理芯片是某雷達(dá)系統(tǒng)的一部分。雷達(dá)系統(tǒng)的實(shí)時處理特點(diǎn)要求芯片運(yùn)
  • 關(guān)鍵字: FFT  FPGA  蝶形單元  功率譜  塊浮點(diǎn)  

采用FPGA實(shí)現(xiàn)脈動陣列

  • 微電子學(xué)的發(fā)展徹底改變了計(jì)算機(jī)的設(shè)計(jì):集成電路技術(shù)增加了能夠安裝到單個芯片中的元器件數(shù)目及其復(fù)雜度。因此,采用這種技術(shù)可以構(gòu)建低成本、專用的外圍器件,從而迅速地解決復(fù)雜的問題。
  • 關(guān)鍵字: FPGA  脈動  陣列    

基于AD9430的數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

  • 摘   要:本文介紹了高速ADC AD9430的功能,詳細(xì)說明了使用高速FPGA來控制AD9430構(gòu)成高速(140MSPS)、高精度(12位)數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)方法,并給出了具體實(shí)現(xiàn)的系統(tǒng)框圖和測試結(jié)果。關(guān)鍵詞:數(shù)據(jù)采集;FPGA;AD9430引言結(jié)合實(shí)際任務(wù)的要求,本文提出了一種基于AD9430的高速數(shù)據(jù)采集系統(tǒng),主要用于采集雷達(dá)回波。在這個系統(tǒng)中,選用高速邏輯器件控制A/D轉(zhuǎn)換和FIFO存儲,同時通過FPDP(Front Panel Data Port)總線將采集的數(shù)據(jù)發(fā)送出去。由
  • 關(guān)鍵字: AD9430  FPGA  數(shù)據(jù)采集  
共6809條 448/454 |‹ « 445 446 447 448 449 450 451 452 453 454 »

asic-to-fpga介紹

您好,目前還沒有人創(chuàng)建詞條asic-to-fpga!
歡迎您創(chuàng)建該詞條,闡述對asic-to-fpga的理解,并與今后在此搜索asic-to-fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

ASIC-to-FPGA    樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473