熟女俱乐部五十路二区av,又爽又黄禁片视频1000免费,国产卡一卡二卡三无线乱码新区,中文无码一区二区不卡αv,中文在线中文a

新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 用FPGA實現(xiàn)FIR濾波器(08-100)

用FPGA實現(xiàn)FIR濾波器(08-100)

——
作者:Gordon Hands 萊迪思半導體公司 時間:2009-02-25 來源:電子產品世界 收藏

  接下來要做的事是決定使用多少個乘法器。對于最快的速度,乘法器的數(shù)目等于中抽頭的數(shù)目。這種類型的濾波器完全用并行形式來實現(xiàn)。然而在許多情況下,并不需要性能的級別,允許乘法器時間共享。一種快速計算揭示了使用的乘法器的數(shù)目。首先做一個簡化,以采樣率除速度,你認為適中的復雜設計可以運行于所選的,然后對這個數(shù)進行四舍五入至最接近的整數(shù)。通過這個計算因子,可以減少乘法器的數(shù)目。作為一個例子,假設要在LatticeECP2 中實現(xiàn)12個抽頭,75MSPS,12位的濾波器。用這個器件,300MHz的濾波器比較容易實現(xiàn),減少因子為4,需要3個乘法器。

本文引用地址:http://www.bjwjmy.cn/article/91694.htm

  在做出最后決定之前,要考慮最終的實現(xiàn)。例如,使用Lattice提供的FIR產生器,這個工具用sysDSP塊內的加法樹實現(xiàn)。因為這個加法樹的范圍是4個乘法器,沒有有效的資源與指定的3個乘法器聯(lián)系在一起。此外,如果指定了4個乘法器,設計要求的工作速度會略有降低。

 

  表2 最大采樣率對比用于12個抽頭濾波器的乘法器

  現(xiàn)在有了系數(shù),乘法器實現(xiàn)的方法,以及知道需要多少個乘法器。許多供應商,包括Lattice提供自動產生FIR的工具。最后一步是把系數(shù)輸入工具,指定乘法器的數(shù)目。產生濾波器之后要進行時序分析,確定是否假設的速度是正確的。在使用的例子中,工具報告了350MHz的最大速度,高于假設的300MHz。如果速度非常接近,你應該進行調整并再試。


上一頁 1 2 3 4 下一頁

評論


相關推薦

技術專區(qū)

關閉