熟女俱乐部五十路二区av,又爽又黄禁片视频1000免费,国产卡一卡二卡三无线乱码新区,中文无码一区二区不卡αv,中文在线中文a

新聞中心

EEPW首頁 > 元件/連接器 > 設計應用 > 為實現高性能選擇正確的 SRAM 架構

為實現高性能選擇正確的 SRAM 架構

作者:■ Cypress公司 Karl Etzel 時間:2005-05-06 來源:電子設計應用 收藏

按慣例,設計人員總把 作為其最基本的形式,即單端口、單時鐘域器件。在需要更高性能時,設計人員通常會選擇更高的時鐘頻率和更寬的總線。盡管這樣可以顯著提高 性能,但卻并不是唯一的方法。我們也可以開發(fā)用于先進通信系統(tǒng)的,這就將工作重點轉向了帶寬,而不是時鐘頻率。
帶寬的定義為:給定時間內可通過器件訪問的數據量。通常單位為Mbps乃至極高性能的Gbps。帶寬的主要組成部分為 I/O 速度、接入端口寬度以及存儲器可用的接入端口數量。
用以下簡單的方程式可計算出帶寬:
帶寬=I/O速度



關鍵詞: SRAM 存儲器

評論


相關推薦

技術專區(qū)

關閉