熟女俱乐部五十路二区av,又爽又黄禁片视频1000免费,国产卡一卡二卡三无线乱码新区,中文无码一区二区不卡αv,中文在线中文a

新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 基于Hyperlynx的DDR2嵌入式系統(tǒng)設計與仿真

基于Hyperlynx的DDR2嵌入式系統(tǒng)設計與仿真

作者: 時間:2010-11-05 來源:網絡 收藏

  圖4為修改Layout布線和端接電阻以及阻抗值等后的眼圖,從圖4可以明顯直觀地看到,修改之后信號狀況大大改觀,而且可以直接讀出眼寬、高電平值、低電平值、采樣眼寬等信號眼圖的重要數據,以便于確定硬件和PCB。

本文引用地址:http://www.bjwjmy.cn/article/151378.htm

201092595656564.jpg


  同理,可以對重要的差分信號和時鐘信號進行。而中新增加的ODT(On Die Termintation)功能在中可以得到體現。通過不設置以及設置ODT的值,可以直觀地在眼圖以及客觀地在仿真結果數據一欄中得出合成差分信號的質量。圖5為差分信號的仿真結果眼圖。

201092595656163.jpg


  通過眼圖和數據,可以確定最優(yōu)差分阻抗和ODT值的設置。

  高速信號的PCB優(yōu)化,可以在PCB的設計階段,運用Hyperlyxn仿真工具和IBIS驅動模型,對高速信號設計中的關鍵信號進行完整性仿真和時序分析、EMI仿真、分析和優(yōu)化,可以發(fā)現PCB制好后調試中可能出現的問題,從而可以節(jié)約成本、縮短產品的設計時間。

linux操作系統(tǒng)文章專題:linux操作系統(tǒng)詳解(linux不再難懂)

上一頁 1 2 3 下一頁

評論


相關推薦

技術專區(qū)

關閉