virtex-ii 文章 進入virtex-ii技術(shù)社區(qū)
嵌入式操作系統(tǒng)μC/OS-II的內(nèi)核實現(xiàn)
- 1引言 以前在我們一般所使用的系統(tǒng)中,任務(wù)沒有優(yōu)先級之分。應(yīng)用程序是一個無限的循環(huán),任務(wù)函數(shù)按在代碼中的順序運行,處理相應(yīng)的事務(wù)。時間相關(guān)性強的任務(wù)處理使用中斷機制,但是當(dāng)系統(tǒng)比較復(fù)雜、中斷資源有限時,中斷程序只能將處理該任務(wù)的信息條件準(zhǔn)備好后返回。當(dāng)程序按順序沒有執(zhí)行到該任務(wù)時,該任務(wù)的執(zhí)行必須等待,所以將會造成任務(wù)每次的執(zhí)行時間間隔不定,不能及時處理緊急事務(wù),影響系統(tǒng)的運行。這種情況在要求限定時間內(nèi)周期性處理事務(wù)的系統(tǒng)中是不允許發(fā)生的,而且只由應(yīng)用者編寫的復(fù)雜程序很可能會出現(xiàn)Bug。 嵌入式操
- 關(guān)鍵字: 嵌入式操作系統(tǒng) 嵌專題μC/OS-II
uC/OS-II 初級程序員指南
- 本文面向首次接觸uC/OS-II的程序員,為他們介紹一下這個系統(tǒng)的一些基本特征和編程上的注意事項,并介紹幾個值得了解的API。本文作者已經(jīng)成功的將uC/OS-II移植到幾種不同CPU之上。包括EPSON S1C33和Sunplus unSP™等,積累了豐富的經(jīng)驗,現(xiàn)在愿意和朋友們分享這些經(jīng)歷。希望本文的資料對于希望使用這個系統(tǒng)來開發(fā)的朋友有所幫助,作者樂意與您分享任何您成功的喜悅。 This passage is written for the basic programmers who
- 關(guān)鍵字: 嵌入式操作系統(tǒng) 嵌專題μC/OS-II
μC/OS-II的實時性能分析
- 引 言 1 嵌入式實時操作系統(tǒng)和μC/OS-II 嵌入式操作系統(tǒng)EOS(Embedded Operating System)主要負(fù)責(zé)嵌入式系統(tǒng)的全部軟、硬件資源的分配、調(diào)度、控制、協(xié)調(diào)并發(fā)活動;它必須體現(xiàn)其所在系統(tǒng)的特征,能夠通過裝卸某些模塊來達到系統(tǒng)所要求的功能[1]。 μC/OS-II是專門為計算機的嵌入式應(yīng)用而設(shè)計的實時操作系統(tǒng),是基于靜態(tài)優(yōu)先級的占先式(preemptive)多任務(wù)實時內(nèi)核。采用μC/OS -II作為測試的目標(biāo),一方面是因為它已經(jīng)通過了很多嚴(yán)格的測試,被確認(rèn)是一個安全的
- 關(guān)鍵字: 嵌入式操作系統(tǒng) 嵌專題嵌入式μC/OS-II
嵌入式系統(tǒng)μC/OS-II與eCos的比較
- 摘要:敘述嵌入式系統(tǒng)和嵌入式操作系統(tǒng)的概念,簡述嵌入式實時系統(tǒng)的發(fā)展階段。重點介紹μC/OS-II和eCos的發(fā)展歷史,并且對μC/OS-II與eCos進行比較,為大家在選擇嵌入式操作系統(tǒng)時提供參考。 關(guān)鍵詞:嵌入式系統(tǒng) μC/OS-II eCos 1 背景 隨著計算機技術(shù)的迅速發(fā)展和芯片制造工藝的不斷進步,嵌入式系統(tǒng)的應(yīng)用日益廣泛:從民用的電視、手機等電路設(shè)備到軍用的飛機、坦克等武器系統(tǒng),到處都有嵌入式系統(tǒng)的身影。在嵌入式系統(tǒng)的應(yīng)用開發(fā)中,采和嵌入式實時操作系統(tǒng)(簡稱RTOS)能夠支
- 關(guān)鍵字: 嵌入式操作系統(tǒng) 嵌專題μC/OS-II
利用Virtex-5 FPGA實現(xiàn)更高的性能
- 在FPGA系統(tǒng)設(shè)計中,要達到性能最大化需要平衡具有混合性能效率的元器件,包括邏輯構(gòu)造(fabric)、片上存儲器、DSP和I/O帶寬。在本文中,我將向你解釋怎樣能在追求更高系統(tǒng)級性能的過程中受益于Xilinx® 的Virtex™-5 FPGA構(gòu)建模塊,特別是新的ExpressFabric™技術(shù)。以針對邏輯和算術(shù)功能的量化預(yù)期性能改進為例,我將探究ExpressFabric架構(gòu)的主要功能。基于實際客戶設(shè)計的基準(zhǔn)將說明Virtex-5ExpressFabric技術(shù)性能平均比前一
- 關(guān)鍵字: FPGA Virtex-5 單片機 嵌入式系統(tǒng)
賽靈思宣布交付性能最高的DSP平臺——VIRTEX-5 SXT FPGA
- 賽靈思宣布開始向市場交付針對高性能數(shù)字信號處理(DSP)而優(yōu)化的65 nm Virtex-5 SXT現(xiàn)場可編程門陣列(FPGA)器件的首批產(chǎn)品。SXT平臺創(chuàng)造了DSP性能的行業(yè)新紀(jì)錄——550MHz下性能達352 GMAC,而且動態(tài)功率較上一代90nm器件相比降低35%。此外,SXT平臺還是第一個集成了串行收發(fā)器的DSP優(yōu)化的FPGA產(chǎn)品系列。 通過三款可滿足下一代無線和視頻應(yīng)用對超高DSP帶寬和更低系統(tǒng)成本要求的新器件,Virtex-5 SXT平
- 關(guān)鍵字: DSP平臺 FPGA SXT VIRTEX-5 單片機 交付性 嵌入式系統(tǒng) 賽靈思
基于ADSP21060和Virtex II的圖像處理系統(tǒng)設(shè)計
- 摘 要:介紹一種基于ADSP21060和Virtex II的星載圖像處理系統(tǒng)。分析了圖像處理系統(tǒng)的功能和任務(wù),給出了處理系統(tǒng)的硬件結(jié)構(gòu)、FPGA的功能模塊、DSP的軟件框架和模塊。通過地面原理樣機開發(fā),驗證了系統(tǒng)設(shè)計的正確性和高效性。關(guān)鍵詞:ADSP21060 Virtex II 圖像處理系統(tǒng) 積分器 乒乓結(jié)構(gòu) 圖像處理系統(tǒng)多采用DSP陣列、DSP加FPGA/CPLD或單由FPGA/CPLD器件等方式構(gòu)成。采用DSP陣列構(gòu)成的圖像處理系統(tǒng),其優(yōu)點是處理功能可以通過軟件靈活修改,其缺點主要有功耗大、體積
- 關(guān)鍵字: ADSP21060 II Virtex 單片機 積分器 乒乓結(jié)構(gòu) 嵌入式系統(tǒng) 圖像處理系統(tǒng)
基于uC/OS-II的變頻器變結(jié)構(gòu)控制系統(tǒng)設(shè)計
- 摘 要:介紹了抽油電機變頻器變結(jié)構(gòu)控制系統(tǒng)功能原理,如何利用uC/OS-II的多任務(wù)功能實現(xiàn)控制系統(tǒng)的算法結(jié)構(gòu)變換,操作系統(tǒng)的移植、多任務(wù)的建立和SDK下的軟件設(shè)計;最后總結(jié)了在應(yīng)用中需注意的問題。 關(guān)鍵詞:uC/OS-II 多任務(wù) DSP56F803 變結(jié)構(gòu)控制 在油田生產(chǎn)中為了節(jié)省電能并減小故障率,變頻器得到越來越多的應(yīng)用。但由于油井負(fù)載的非周期大脈動性質(zhì),從能量的流向來看,變頻器有兩種運行狀態(tài)——電動運行和回饋制動。不同運行狀態(tài)的控制變量和控制方法是不同的,這就要采用所謂的變結(jié)構(gòu)控制。
- 關(guān)鍵字: DSP56F803 uC/OS-II 變結(jié)構(gòu)控制 單片機 多任務(wù) 嵌入式系統(tǒng)
利用Virtex-5 FPGA實現(xiàn)更高的性能
- 在FPGA系統(tǒng)設(shè)計中,要達到性能最大化需要平衡具有混合性能效率的元器件,包括邏輯構(gòu)造(fabric)、片上存儲器、DSP和I/O帶寬。在本文中,我將向你解釋怎樣能在追求更高系統(tǒng)級性能的過程中受益于Xilinx® 的Virtex™-5 FPGA構(gòu)建模塊,特別是新的ExpressFabric™技術(shù)。以針對邏輯和算術(shù)功能的量化預(yù)期性能改進為例,我將探究ExpressFabric架構(gòu)的主要功能。基于實際客戶設(shè)計的基準(zhǔn)將說明Virtex-5ExpressFabric技術(shù)性能平均比前一
- 關(guān)鍵字: FPGA Virtex-5 單片機 嵌入式系統(tǒng)
SYNPLICITY CERTIFY軟件全面支持XILINX VIRTEX-5 FPGA簡化ASIC原型驗證過程
- Synplicity宣布其Certify® ASIC RTL 原型設(shè)計軟件增強了對 Xilinx Virtex™-5 系列的 65 納米 FPGA 的支持。Certify 軟件是業(yè)界首款支持多個 FPGA 進行 ASIC 原型設(shè)計的產(chǎn)品。Certify 工具將多芯片分組技術(shù)與業(yè)界一流的 FPGA 綜合技術(shù)
- 關(guān)鍵字: ASIC原型驗證 CERTIFY軟件 FPGA SYNPLICITY VIRTEX-5 XILINX 單片機 嵌入式系統(tǒng)
利用Virtex-5 FPGA實現(xiàn)更高性能的方法
- 在FPGA系統(tǒng)設(shè)計中,要達到性能最大化需要平衡具有混合性能效率的元器件,包括邏輯構(gòu)造(fabric)、片上存儲器、DSP和I/O帶寬。在本文中,我將向你解釋怎樣能在追求更高系統(tǒng)級性能的過程中受益于Xilinx? 的Virtex?-5 FPGA構(gòu)建模塊,特別是新的ExpressFabric?技術(shù)。以針對邏輯和算術(shù)功能的量化預(yù)期性能改進為例,我將探究ExpressFabric架構(gòu)的主要功能?;趯嶋H客戶設(shè)計的基準(zhǔn)將說明Virtex-5ExpressFabric技術(shù)性能平均比前一代Virtex-4 FPGA要高
- 關(guān)鍵字: FPGA Virtex-5 單片機 邏輯構(gòu)造 嵌入式系統(tǒng)
Nios II系統(tǒng)在數(shù)字式心電診監(jiān)測設(shè)備中的應(yīng)用
- (1、武漢科技學(xué)院 河北 武漢 430073;2、華中科技大學(xué) 同濟醫(yī)學(xué)院河北 武漢 430000) 1 引言心電檢測儀是醫(yī)學(xué)界運用廣泛的一種心電監(jiān)測設(shè)備,他主要由12導(dǎo)聯(lián)心電傳感器和心電信號處理設(shè)備兩部分組成,目前運用廣泛的數(shù)字式心電檢測儀大都是由DSP處理器外加一個單片機(MCU),通過編寫復(fù)雜的并行通訊協(xié)議來完成的,這種結(jié)構(gòu)雖然有較高的精度,但硬件設(shè)計復(fù)雜,軟件編寫煩瑣,相應(yīng)的開發(fā)周期長,研制成本高。本設(shè)計采用Altera公司先進的SOPC(可編程片上系統(tǒng))解決方案--以32位Nios I
- 關(guān)鍵字: FPGA II Nios 醫(yī)療電子專題
賽靈思VIRTEX-5 成為全球首個通過所有v1.1標(biāo)準(zhǔn)測試的FPGA
- 通過PCI EXPRESS兼容性測試 - 賽靈思VIRTEX-5 成為全球首個通過所有v1.1標(biāo)準(zhǔn)測試的FPGA 經(jīng)驗證的解決方案使用戶可快速采用業(yè)界速度最快的、內(nèi)建低功耗PCI Express 端點模塊和串行收發(fā)器的65nm FPGA 賽靈思公司宣布其Virtex™-5 LXT FPGA通過了最新的PCI Express端點 v1.1
- 關(guān)鍵字: FPGA v1.1標(biāo)準(zhǔn) VIRTEX-5 測試 單片機 嵌入式系統(tǒng) 賽靈思 測試測量
virtex-ii介紹
您好,目前還沒有人創(chuàng)建詞條virtex-ii!
歡迎您創(chuàng)建該詞條,闡述對virtex-ii的理解,并與今后在此搜索virtex-ii的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對virtex-ii的理解,并與今后在此搜索virtex-ii的朋友們分享。 創(chuàng)建詞條
相關(guān)主題
熱門主題
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
