risc-v 架構(gòu) 文章 最新資訊
移動(dòng)終端架構(gòu)之爭(zhēng):熱血“三國(guó)”
- 無論是何種移動(dòng)互聯(lián)網(wǎng)終端最后占據(jù)上風(fēng),都離不開其內(nèi)在的嵌入式系統(tǒng)架構(gòu)的支撐,而為了贏得新的市場(chǎng)勝利,各種架構(gòu)間的競(jìng)爭(zhēng)將進(jìn)入白熱化的狀態(tài)。
- 關(guān)鍵字: 移動(dòng)互聯(lián)網(wǎng) 架構(gòu) ARM X86
基于ARM的視頻監(jiān)控終端的設(shè)計(jì)與實(shí)現(xiàn)

- 引言 視頻監(jiān)控系統(tǒng)在工業(yè)、軍事、民用領(lǐng)域有著廣泛的應(yīng)用,為這些行業(yè)的安全防范和環(huán)境監(jiān)控起到了不可忽視的作用。視頻監(jiān)控系統(tǒng)正逐步由模擬化走向數(shù)字化,隨著半導(dǎo)體技術(shù)的飛速發(fā)展和多媒體視頻編解碼技術(shù)的日益成熟,高性能、復(fù)雜的視頻流壓縮算法在嵌入式系統(tǒng)中的應(yīng)用成為了現(xiàn)實(shí)。如今監(jiān)控系統(tǒng)多采用專用處理器或RISC嵌入式處理器與DSP相結(jié)合的方法實(shí)現(xiàn),本文探討的是用ARM處理器與軟件壓縮相結(jié)合的辦法實(shí)現(xiàn)。 視頻臨控系統(tǒng)總體設(shè)計(jì) 首先需要對(duì)系統(tǒng)進(jìn)行總體規(guī)劃,將系統(tǒng)劃分成幾個(gè)功能模塊,確定各個(gè)模塊
- 關(guān)鍵字: 嵌入式 DSP RISC 視頻臨控 ARM Linux
片上系統(tǒng)(SOC)設(shè)計(jì)流程及其集成開發(fā)環(huán)境

- 片上系統(tǒng)(SOC——System-On-a-Chip)是指在單芯片上集成微電子應(yīng)用產(chǎn)品所需的全部功能系統(tǒng),其是以超深亞微米(VDSM-Very Deep Subnicron)工藝和知識(shí)產(chǎn)權(quán)(IP——Intellectual Property)核復(fù)用(Reuse)技術(shù)為支撐。SOC技術(shù)是當(dāng)前大規(guī)模集成電路(VLSI)的發(fā)展趨勢(shì),也是21世紀(jì)集成電路技術(shù)的主流,其為集成電路產(chǎn)業(yè)和集成電路應(yīng)用技術(shù)提供了前所未有的廣闊市場(chǎng)和難得的發(fā)展機(jī)遇。SOC為微電子應(yīng)用產(chǎn)品
- 關(guān)鍵字: SOC 片上系統(tǒng) ARM RISC 嵌入式系統(tǒng)
基于Proteus的ARM虛擬開發(fā)

- 1 引言 現(xiàn)在,人們生活中的每個(gè)角落都有嵌入式設(shè)備的存在,比如數(shù)碼相機(jī)、移動(dòng)電話、TV機(jī)頂盒及掌上電腦等等。這些嵌入式設(shè)備多采用32位RISC嵌入式處理器作為核心部件。其中基于ARM核的嵌入式處理器獨(dú)占鰲頭,在32位RISC處理器中占據(jù)超過75%的市場(chǎng)份額。ARM核嵌入式處理器通常采用C語言編程,目前ARM公司的開發(fā)工具ADS、RealView以及Keil與ARM核處理器結(jié)合較好,得到了廣大嵌入式學(xué)習(xí)者的一致認(rèn)可。 在傳統(tǒng)的嵌入式系統(tǒng)學(xué)習(xí)中,嵌入式開發(fā)平臺(tái)是必不可少的。其中資源
- 關(guān)鍵字: ARM Proteus RISC EDA
X900多媒體應(yīng)用處理器技術(shù)架構(gòu)及應(yīng)用領(lǐng)域
- X900多媒體應(yīng)用處理器技術(shù)架構(gòu)及應(yīng)用領(lǐng)域,為使消費(fèi)者能自由地選擇資訊、享受娛樂,并不是單獨(dú)地播放視頻圖像,上海杰得微電子公司開發(fā)出了X900應(yīng)用處理器,并借助其在視音頻實(shí)時(shí)處理方面積累的經(jīng)驗(yàn)和硬件編解碼設(shè)計(jì)技術(shù),在X900中又增加了H.264和VC1硬件解碼器。此外,還在電源管理上作了優(yōu)化,實(shí)現(xiàn)了比上一代產(chǎn)品更低的功耗,更加齊全的接口,更完善的軟件開發(fā)平臺(tái),兼容的軟件資源也更加豐富。本文將詳細(xì)介紹X900多媒體應(yīng)用處理器的技術(shù)架構(gòu)及其應(yīng)用系統(tǒng)。
- 關(guān)鍵字: 架構(gòu) 應(yīng)用領(lǐng)域 技術(shù) 處理器 多媒體 應(yīng)用 X900
采用軟件無線電架構(gòu)加速無線設(shè)備開發(fā)和測(cè)試
- 隨著現(xiàn)在無線電應(yīng)用數(shù)量的增加―從相距數(shù)公里的兩個(gè)朋友之間的視頻交談到PDA控制的庫房環(huán)境和照明,無線標(biāo)準(zhǔn)的數(shù)量也在增加。每個(gè)行業(yè)都進(jìn)入無線通信的應(yīng)用領(lǐng)域,然而每個(gè)行業(yè)具有其自己的要求和規(guī)范,需要根據(jù)特定應(yīng)用對(duì)標(biāo)準(zhǔn)和協(xié)議進(jìn)行優(yōu)化。
- 關(guān)鍵字: 設(shè)備 開發(fā) 測(cè)試 無線 加速 軟件 無線電 架構(gòu) 采用
FSL總線IP核及其在MicoBlaze系統(tǒng)中的應(yīng)用

- 引 言 隨著半導(dǎo)體制造工藝的發(fā)展,以FPGA(現(xiàn)場(chǎng)可編程門陣列)為代表的新一代可編程邏輯器件(PLD)的邏輯資源密度不斷增加,使得可編程技術(shù)很自然地就與系統(tǒng)芯片集成技術(shù)(SoC)的結(jié)合日益緊密,并逐步成為可配置平臺(tái)技術(shù)(configurable platform)的主流。 目前,各主要PLD廠商基于FPGA的可配置平臺(tái)雖然大都采用“微處理器十可編程邏輯”的架構(gòu),但在開發(fā)基于FPGA的嵌入式系統(tǒng)時(shí),卻采用了各自不同的方式來整合處理器系統(tǒng)與片上的其他邏輯資源(大多數(shù)以用
- 關(guān)鍵字: IP核 FSL MicoBlaze FPGA RISC OPB LMB
利用MAXQ3210構(gòu)建水位監(jiān)測(cè)報(bào)警系統(tǒng)

- 概述 MAXQ3210微控制器是一款功能強(qiáng)大的RISC微控制器,器件所具備的功能和特性使其非常適合電池供電的監(jiān)控和音頻報(bào)警系統(tǒng)。微控制器內(nèi)部集成了5V至9V穩(wěn)壓器、壓電揚(yáng)聲器驅(qū)動(dòng)器和模擬比較器,大大降低了系統(tǒng)的元件數(shù)量。另外,停機(jī)模式、喚醒模式等多種低功耗特性使其在9V電池供電時(shí)能有效延長(zhǎng)工作時(shí)間。 本應(yīng)用筆記提供了一個(gè)利用MAXQ3210微控制器實(shí)現(xiàn)水位監(jiān)測(cè)及音頻報(bào)警的系統(tǒng),該系統(tǒng)利用礦物質(zhì)對(duì)水的電導(dǎo)率的影響來檢測(cè)水位,并在必要時(shí)給出報(bào)警信號(hào)。本文介紹的方案還不能直接用作最終產(chǎn)品,只是說
- 關(guān)鍵字: 微控制器 RISC 水位監(jiān)測(cè) 音頻報(bào)警 定時(shí)器
8位微控制器體系架構(gòu)的設(shè)計(jì)研究
- 摘 要: 本文分析了目前8位微控制器的更新和設(shè)計(jì)趨勢(shì),主要討論其RISC體系架構(gòu)的產(chǎn)品設(shè)計(jì),并重點(diǎn)從體系架構(gòu)的角度出發(fā),就高性能、低功耗兩方面對(duì)在設(shè)計(jì)中采用的關(guān)鍵技術(shù)進(jìn)行了探討研究。 關(guān)鍵詞: RISC;微控制器;低功耗;流水線 1.引言 微控制器(Microcontroller)自上世紀(jì)70年代出現(xiàn)以來,在將近30年的時(shí)間里得到了迅猛的發(fā)展和廣泛的應(yīng)用。隨著微電子技術(shù)的飛速發(fā)展,微控制器以其性能好、體積小、價(jià)格優(yōu)、功能齊全等突出優(yōu)點(diǎn)被廣泛應(yīng)用于家
- 關(guān)鍵字: 微控制器 RISC 低功耗 流水線 MCU
開放性32位RISC處理器IP核的比較與分析
- 引言 隨著VLSI設(shè)計(jì)技術(shù)和深亞微米制造技術(shù)的飛速發(fā)展, SOC (System on Chip ) 技術(shù)逐漸成為了集成電路設(shè)計(jì)的主流技術(shù)。SOC 已經(jīng)在便攜式手持設(shè)備、無線網(wǎng)絡(luò)終端和多媒體娛樂設(shè)備等領(lǐng)域得到了廣泛的應(yīng)用。 高性能的處理器核是SOC設(shè)計(jì)中最為關(guān)鍵和核心的部分。絕大多數(shù)SOC 的處理器都采用了RISC體系結(jié)構(gòu)。RISC 處理器具有指令效率高、電路面積小和功率消耗低等特點(diǎn), 滿足了SOC 高性能、低成本和低功耗的設(shè)計(jì)要求。目前在SOC 設(shè)計(jì)中廣泛使用的32bit RISC 處理
- 關(guān)鍵字: 內(nèi)核 RISC 處理器 IP核
開放性32位RISC處理器IP核的比較與分析
- 引言 隨著VLSI設(shè)計(jì)技術(shù)和深亞微米制造技術(shù)的飛速發(fā)展, SOC (System on Chip ) 技術(shù)逐漸成為了集成電路設(shè)計(jì)的主流技術(shù)。SOC 已經(jīng)在便攜式手持設(shè)備、無線網(wǎng)絡(luò)終端和多媒體娛樂設(shè)備等領(lǐng)域得到了廣泛的應(yīng)用。 高性能的處理器核是SOC設(shè)計(jì)中最為關(guān)鍵和核心的部分。絕大多數(shù)SOC 的處理器都采用了RISC體系結(jié)構(gòu)。RISC 處理器具有指令效率高、電路面積小和功率消耗低等特點(diǎn), 滿足了SOC 高性能、低成本和低功耗的設(shè)計(jì)要求。目前在SOC 設(shè)計(jì)中廣泛使用的32bit RISC 處理
- 關(guān)鍵字: RISC 處理器 IP
risc-v 架構(gòu)介紹
您好,目前還沒有人創(chuàng)建詞條risc-v 架構(gòu)!
歡迎您創(chuàng)建該詞條,闡述對(duì)risc-v 架構(gòu)的理解,并與今后在此搜索risc-v 架構(gòu)的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)risc-v 架構(gòu)的理解,并與今后在此搜索risc-v 架構(gòu)的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
