pcie 4.0 phy ip 文章 最新資訊
選擇合適的轉(zhuǎn)換器:JESD204B與LVDS對比

- 1 為不同應(yīng)用提供不同選擇 對于數(shù)據(jù)轉(zhuǎn)換器的高速串行傳輸,不同的應(yīng)用有不同的選擇。十多年來,數(shù)據(jù)轉(zhuǎn)換器制造商一直選擇LVDS作為主要差分信號技術(shù)。盡管有些LVDS應(yīng)用可使用更高的數(shù)據(jù)速率,但目前該市場上的轉(zhuǎn)換器廠商可提供的最大LVDS數(shù)據(jù)速率仍然為0.8至1 Gbps。LVDS技術(shù)一直難以滿足轉(zhuǎn)換器的帶寬要求。LVDS受TIA/EIA 644A規(guī)范控制,這是一項LVDS核心制造商的行業(yè)標(biāo)準(zhǔn)。該規(guī)范可作為設(shè)計人員的最佳實踐指南,提高不同廠商的LVDS發(fā)送器及接收器兼容性。同樣,沒有完全遵守LVDS
- 關(guān)鍵字: JESD204B LVDS 轉(zhuǎn)換器 FPGA PHY
數(shù)據(jù)中心再加速 閃迪推出新一代PCIe應(yīng)用程序加速器

- 全球領(lǐng)先的閃存存儲解決方案供應(yīng)商閃迪公司日前宣布推出新一代Fusion ioMemoryTMPCIe應(yīng)用程序加速器以顯著改善性能,同時幫助推動數(shù)據(jù)中心整合和實現(xiàn)更低的總體擁有成本。這款全新Fusion ioMemory PCIe應(yīng)用程序加速器由閃迪NAND閃存和虛擬存儲層(VSL)數(shù)據(jù)訪問加速軟件構(gòu)成,在提升高達(dá)4倍性價比的同時,其產(chǎn)品訂價相比上一代Fusion ioDrive2下降達(dá)61%。 閃迪企業(yè)存儲解決方案部門高級副總裁兼總經(jīng)理John Scaramuzzo表示:“自推出八年
- 關(guān)鍵字: 閃迪 PCIe
Synopsys推出高性能嵌入式視覺處理器IP

- 亮點: · 全新DesignWare EV嵌入式視覺處理器系列顯著地提升了諸如視頻監(jiān)控、手勢識別和目標(biāo)監(jiān)測等嵌入式視覺應(yīng)用的精準(zhǔn)度和性能 · 專為視覺應(yīng)用而優(yōu)化的多核架構(gòu)提供超過1000GOPS/W的性能,其功耗效率比其它可用的視覺處理器高5倍 · 基于諸如OpenCV和OpenVX等多種新興嵌入式視覺標(biāo)準(zhǔn)的綜合編程環(huán)境可簡化應(yīng)用軟件開發(fā) 新思科技公司(Synopsys, Inc.,納斯達(dá)克股票市場代碼:SNPS)日前宣布:其全新Des
- 關(guān)鍵字: Synopsys IP
力科發(fā)布MIPI M-PHY自動化物理層一致性測試,擴展移動市場解決方案
- 力科 (Teledyne LeCroy) 今天發(fā)布了符合MIPI M-PHY標(biāo)準(zhǔn)的自動化物理層發(fā)射機一致性測試方案。這套全新的QPHY-MIPI-MPHY一致性測試軟件,能夠在短時間內(nèi)測量大量的周期,提供M-PHY一致性側(cè)枝中最高等級的信心度。我們可以對所有當(dāng)前指定的GEARs的HS-MODE, PWM-MODE和SYS-MODE信號進行測試。專為M-PHY測試而設(shè)計的新款有源終端適配器確保被測設(shè)備與示波器以一種簡單的,高性價比和高保真度的方式連接。這套全新的QPHY-MIPI-MPHY一致性測試軟件
- 關(guān)鍵字: 力科 M-PHY
力科發(fā)布MIPI M-PHY自動化物理層一致性測試,擴展移動市場解決方案
- 力科 (Teledyne LeCroy) 今天發(fā)布了符合MIPI M-PHY標(biāo)準(zhǔn)的自動化物理層發(fā)射機一致性測試方案。這套全新的QPHY-MIPI-MPHY一致性測試軟件,能夠在短時間內(nèi)測量大量的周期,提供M-PHY一致性側(cè)枝中最高等級的信心度。我們可以對所有當(dāng)前指定的GEARs的HS-MODE, PWM-MODE和SYS-MODE信號進行測試。專為M-PHY測試而設(shè)計的新款有源終端適配器確保被測設(shè)備與示波器以一種簡單的,高性價比和高保真度的方式連接。這套全新的QPHY-MIPI-MPHY一致性測試軟件
- 關(guān)鍵字: 力科 M-PHY
基于MicroBlaze的16點fft的設(shè)計實現(xiàn)
- 一、MicroBlaze的體系結(jié)構(gòu) MicroBlaze是基于Xilinx 公司FPGA 的微處理器IP 核和其它外設(shè)IP 核一起可以完成可編程系統(tǒng)芯片(SOPC)的設(shè)計MicroBlaze 處理器采用RISC 架構(gòu)和哈佛結(jié)構(gòu)的32位指令和數(shù)據(jù)總線可以全速執(zhí)行存儲在片上存儲器和外部存儲器中的程序并訪問其中的數(shù)據(jù)。 (1)內(nèi)部結(jié)構(gòu)。MicroBlaze 內(nèi)部有32個32位通用寄存器和2 個32位特殊寄存器——PC指針和MSR狀態(tài)標(biāo)志寄存器。為了提高性能,MicroBl
- 關(guān)鍵字: MicroBlaze fft IP 核
簡單實用的路由器經(jīng)典設(shè)計匯總
- 路由器(Router),是連接因特網(wǎng)中各局域網(wǎng)、廣域網(wǎng)的設(shè)備,它會根據(jù)信道的情況自動選擇和設(shè)定路由,以最佳路徑,按前后順序發(fā)送信號。 路由器是互聯(lián)網(wǎng)絡(luò)的樞紐,"交通警察"。目前路由器已經(jīng)廣泛應(yīng)用于各行各業(yè),各種不同檔次的產(chǎn)品已成為實現(xiàn)各種骨干網(wǎng)內(nèi)部連接、骨干網(wǎng)間互聯(lián)和骨干網(wǎng)與互聯(lián)網(wǎng)互聯(lián)互通業(yè)務(wù)的主力軍。本文專門介紹基于各種架構(gòu)路由器的設(shè)計方案,供大家參考。 嵌入式Linux的SOHO路由器電路設(shè)計 針對目前SOHO路由器設(shè)計方案難以滿足高速接入網(wǎng)用戶要求和存在系統(tǒng)穩(wěn)定性
- 關(guān)鍵字: IP VPDN
Mentor Graphics宣布推出新的用于PCIe 4.0的驗證IP
- Mentor Graphics公司今天宣布其新的Mentor®EZ-VIP PCI Express驗證IP的即時可用性。這一新的驗證IP (VIP)可將ASIC(應(yīng)用程序特定集成電路)和FPGA(現(xiàn)場可編程門陣列)設(shè)計驗證的測試平臺構(gòu)建時間減少多達(dá)10倍。 驗證IP旨在通過為常見協(xié)議和架構(gòu)提供可復(fù)用構(gòu)建模塊來幫助工程師減少構(gòu)建測試平臺所花費的時間。然而,即使是標(biāo)準(zhǔn)協(xié)議和常見架構(gòu),其配置和實施也可能會因設(shè)計而異。因此,傳統(tǒng)的VIP元件可能需要數(shù)天甚至數(shù)周來準(zhǔn)備模擬或仿真測試平臺。 &
- 關(guān)鍵字: Mentor Graphics IP SoC
安森美半導(dǎo)體新一代外圍組件快速互連(PCIe)方案優(yōu)化服務(wù)器時鐘應(yīng)用

- 網(wǎng)絡(luò)/無線/云計算、數(shù)字消費、自動測試設(shè)備(ATE)/工業(yè)等應(yīng)用市場的不斷發(fā)展令時鐘技術(shù)在性能和靈活性的結(jié)合越趨重要,而且越來越多的應(yīng)用要求實時時鐘在寬溫度范圍內(nèi)有極高的計時精度。安森美半導(dǎo)體(ON Semiconductor)為滿足市場對更高時鐘精度的需求,不斷開發(fā)和拓展完整時鐘解決方案,降低時間抖動和相位噪聲,同時使系統(tǒng)設(shè)計更加簡單易行。 不同應(yīng)用市場對時鐘方案的需求 不同應(yīng)用市場對時鐘方案的需求各有特點。例如,網(wǎng)絡(luò)、無線和云計算領(lǐng)域需要低于1ps的抖動及低相位噪聲,采用晶體振蕩器(X
- 關(guān)鍵字: PCIe 時鐘 服務(wù)器
新思科技Synopsys虛擬原型設(shè)計專著發(fā)行超3000本,讀者覆蓋超1000家公司
- 為加速芯片和電子系統(tǒng)創(chuàng)新而提供軟件、知識產(chǎn)權(quán)(IP)及服務(wù)的全球性領(lǐng)先供應(yīng)商新思科技公司(Synopsys, Inc.)日前宣布:其關(guān)于虛擬原型技術(shù)的專著《更快地開發(fā)出更好的軟件!(Better Software. Faster!)》已實現(xiàn)超過3000本的發(fā)行量,覆蓋了1000多家公司。此書的廣泛發(fā)行表明:業(yè)界正日漸把虛擬原型設(shè)計看作是一種可幫助他們在設(shè)計周期的更早階段就開始軟件開發(fā)并加速其項目進度的方法。Synopsys已將此書翻譯為簡體中文,日文版將于今年年底前提供。 “隨著移動
- 關(guān)鍵字: 新思科技 IP
基于Blackfin的智能IP Camera系統(tǒng)設(shè)計

- 1.背景及概述 近年來,隨著嵌入式應(yīng)用越來越復(fù)雜,應(yīng)用場合越來越多,特別是多媒體功能在各個領(lǐng)域飛速發(fā)展,高性能計算變得無處不在,從消費電子,網(wǎng)絡(luò)通訊到工業(yè)控制和監(jiān)控,大多數(shù)應(yīng)用都需要更高的數(shù)字信號處理能力。出于成本和設(shè)計難度的考慮,人們傾向于使用單顆芯片完成所有的工作,傳統(tǒng)的DSP處理器和MCU處理器開始以多種形式進行融合: 1.傳統(tǒng)的MCU+DSP合作方案被集成到一顆芯片封裝內(nèi);或者進一步實現(xiàn)為真正的異構(gòu)多核,可以共享部分甚至全部外部設(shè)備。 2.以SoC的形式為MCU加上基于固定硬
- 關(guān)鍵字: Blackfin IP Camera DSP
基于FPGA的報文數(shù)據(jù)分析模塊的設(shè)計

- 摘要:網(wǎng)絡(luò)報文數(shù)據(jù)的記錄和分析在智能化變電站中尤為重要,通過對整個通信過程的記錄可以為事故分析及運行維護提供依據(jù)。本文提出了一種基于FPGA技術(shù)、結(jié)合相關(guān)通信協(xié)議的報文數(shù)據(jù)分析系統(tǒng)的設(shè)計方案,實現(xiàn)了報文數(shù)據(jù)分析系統(tǒng)的各功能子模塊,通過仿真運行驗證了系統(tǒng)良好的處理能力。 引言 隨著計算機技術(shù)、通信技術(shù)及網(wǎng)絡(luò)技術(shù)的迅速發(fā)展,基于這三種核心技術(shù)的自動化智能裝置在電網(wǎng)控制中的作用越來越突出。其中以交換式以太網(wǎng)和光纖光纜實現(xiàn)的網(wǎng)絡(luò)通信系統(tǒng)已經(jīng)逐漸成為變電站的重要單元。 如何記錄、分析某個智能單
- 關(guān)鍵字: FPGA 以太網(wǎng) IEC61850 PHY CPU MAC 201411
Synopsys全新DesignWare MIPI D-PHY將面積和功耗縮減50%
- 為加速芯片和電子系統(tǒng)創(chuàng)新而提供軟件、知識產(chǎn)權(quán)(IP)及服務(wù)的全球性領(lǐng)先供應(yīng)商新思科技公司(Synopsys, Inc.)日前宣布:已將其DesignWare® MIPI® D-PHY™的面積和功耗降低到了競爭性方案的50%,同時將性能提升至每通道2.5 Gbps,為移動、消費類和汽車應(yīng)用降低了系統(tǒng)級芯片(SoC)的芯片成本并延長了電池續(xù)航能力。由于符合MIPI D-PHY v1.2規(guī)范,同時作為還包括DesignWare MIPI DSI 和 CSI-2 Controlle
- 關(guān)鍵字: Synopsys SoC D-PHY
機頂盒與節(jié)能

- 每年年初,我家都會盡量省著點用錢。一般都以相同的方式開始:非常嚴(yán)格,甚至有些苛刻。我們下飯館的次數(shù)比往常有所減少,用電更節(jié)約,而且上班帶飯在辦公室吃。我妻子是我們家的首席財務(wù)官,因此她會準(zhǔn)備一個節(jié)約事項清單。無論好壞,短期內(nèi)我們都不能大手大腳地花錢,得回歸過去的老習(xí)慣?! 〔贿^今年情況有了變化。我們有一部 13 年前安裝的座機電話。我們每月都付電話費,但服務(wù)質(zhì)量從未改善,而且也未曾降價。于是我們決定試試 IP 電話。通過停用座機電話,再加上有線電視供應(yīng)商提供的優(yōu)惠,我們每月可節(jié)省大約 100 美元。節(jié)
- 關(guān)鍵字: IP 電話 有線電視盒 電源管理策略
利用信號平均技術(shù),消除噪聲干擾,提升重復(fù)信號采樣的精準(zhǔn)度

- 許多高速數(shù)據(jù)采集應(yīng)用,如激光雷達(dá)或光纖測試等,都需要從嘈雜的環(huán)境中采集小的重復(fù)信號,因此對于數(shù)據(jù)采集系統(tǒng)的設(shè)計來說,最大的挑戰(zhàn)就是如何最大限度地減少噪聲的影響。利用信號平均技術(shù),可以讓您的測量測試系統(tǒng)獲取更加可靠的、更加有效的測試數(shù)據(jù)。 通常情況下,在模擬信號的測試中,所采集到的數(shù)據(jù)往往夾雜著一些不需要的、隨機的內(nèi)容,這些數(shù)據(jù)是由周圍的干擾或者測試誤差所引起的,我們稱之為隨機噪聲,這種噪聲可能會影響我們的目標(biāo)信號,也就是我們需要采集的數(shù)據(jù)。而采用信號平均技術(shù),則可以減少隨機噪聲的影響,提升信噪比
- 關(guān)鍵字: 凌華 FPGA DSP PCIe-9852 201409
pcie 4.0 phy ip介紹
您好,目前還沒有人創(chuàng)建詞條pcie 4.0 phy ip!
歡迎您創(chuàng)建該詞條,闡述對pcie 4.0 phy ip的理解,并與今后在此搜索pcie 4.0 phy ip的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對pcie 4.0 phy ip的理解,并與今后在此搜索pcie 4.0 phy ip的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
