EEPW首頁(yè) >>
主題列表 >>
pcie 4.0 phy ip
pcie 4.0 phy ip 文章 最新資訊
燦芯半導(dǎo)體推出高精度16位SAR ADC
- 一站式定制芯片及IP供應(yīng)商——燦芯半導(dǎo)體日前宣布推出高精度16位逐次逼近型(16bit SAR)ADC。該IP首個(gè)測(cè)試芯片基于中芯國(guó)際55nm工藝流片成功,現(xiàn)已完成EVB測(cè)試,可提供給客戶進(jìn)行評(píng)估。 該IP采樣率為1MHz, ENOB(有效位)可達(dá)14bit,通常情況下其DNL(微分線性誤差)介于-0.4LSB至0.47LSB之間,INL(積分線性誤差)居于-1.8LSB至2.2LSB之間,其典型功耗是4.25mA,性能指標(biāo)處于國(guó)內(nèi)領(lǐng)先水平。燦芯半導(dǎo)體深耕高精度12/14/16 bit SAR
- 關(guān)鍵字: ADC IP
芯原圖像信號(hào)處理器IP獲得IEC 61508工業(yè)功能安全認(rèn)證

- 領(lǐng)先的芯片設(shè)計(jì)平臺(tái)即服務(wù)(Silicon Platform as a Service,SiPaaS?)企業(yè)芯原股份近日宣布其圖像信號(hào)處理器IP(ISP IP)ISP8000L-FS V5.0.0作為獨(dú)立安全單元(Safety Element out of Context;SEooC),已獲得IEC 61508:2011 SIL 2級(jí)工業(yè)功能安全認(rèn)證。認(rèn)證證書由領(lǐng)先的功能安全咨詢公司ResilTech頒發(fā)。該圖像信號(hào)處理器IP此前已通過ISO 26262 ASIL B認(rèn)證,是芯原首個(gè)通過國(guó)際工業(yè)及汽車功能安
- 關(guān)鍵字: 芯原 圖像信號(hào) 處理器 IP
業(yè)界首款 英特爾推 Open IP浸沒式冷卻方案
- 處理器龍頭大廠英特爾中國(guó)臺(tái)灣分公司19日宣布在臺(tái)推出首款Open Intellectual Property(Open IP)數(shù)據(jù)中心浸沒式液體冷卻完整方案及參考設(shè)計(jì),并且首度授權(quán)生態(tài)系合作伙伴使用,協(xié)助朝向減排凈零目標(biāo)前進(jìn),同時(shí)也呼應(yīng)英特爾總部RISE企業(yè)策略和2040年溫室氣體凈零排放目標(biāo)。英特爾19日宣布二項(xiàng)新投資案,創(chuàng)造更具永續(xù)性的數(shù)據(jù)中心技術(shù)解決方案。第一,英特爾公布超過7億美元的投資計(jì)劃,用來建立一個(gè)占地20萬平方英尺、具備最先進(jìn)研究和開發(fā)技術(shù)的巨型實(shí)驗(yàn)室,重心擺在創(chuàng)新數(shù)據(jù)中心技術(shù),及解決加熱
- 關(guān)鍵字: 英特爾 Open IP 浸沒式 冷卻方案
優(yōu)勢(shì)互補(bǔ):合肥燦芯科技與合肥工業(yè)大學(xué)微電子學(xué)院“校企聯(lián)合”培養(yǎng)項(xiàng)目正式啟動(dòng)
- 合肥燦芯科技有限公司日前宣布正式啟動(dòng)與合肥工業(yè)大學(xué)微電子學(xué)院的校企聯(lián)合培養(yǎng)工作。校企聯(lián)合培養(yǎng)是高校與企業(yè)之間聯(lián)合培養(yǎng)創(chuàng)新型、實(shí)用型人才的新模式,此次非全日制碩士研究生定向聯(lián)合培養(yǎng)項(xiàng)目,是考生通過全國(guó)研究生入學(xué)統(tǒng)一考試并達(dá)到合肥工業(yè)大學(xué)微電子學(xué)院研究生復(fù)試條件初試后,可以選擇合肥燦芯科技聯(lián)合培養(yǎng)項(xiàng)目,通過學(xué)校復(fù)試和企業(yè)的面試被錄取后入職合肥燦芯科技并簽訂聯(lián)合培養(yǎng)協(xié)議,之后繼續(xù)進(jìn)入合肥工業(yè)大學(xué)微電子學(xué)院進(jìn)行集中學(xué)習(xí),按規(guī)定完成學(xué)業(yè)目標(biāo)后返回公司,同時(shí)可繼續(xù)開展研究生課題研究和日常研究工作。2022年1月合肥燦
- 關(guān)鍵字: IP 人才
Sondrel為下一代多通道汽車SoC部署Arteris IP

- Sondrel 和業(yè)界領(lǐng)先的提供片上網(wǎng)絡(luò)(NoC)互連和 IP部署軟件以加快SoC創(chuàng)建的系統(tǒng)級(jí)芯片(SoC)系統(tǒng)IP供應(yīng)商Arteris IP近日宣布, Sondrel 在其下一代先進(jìn)駕駛輔助系統(tǒng) (ADAS) 架構(gòu)中采用 FlexNoC 互連 IP。選擇Arteris IP 的片上互連是因?yàn)槠淇膳渲眯院托阅?。該產(chǎn)品可滿足 SFA 350A 多通道汽車 IP 平臺(tái)的要求。FlexNoC 具有設(shè)計(jì) NoC的能力,可以匹配 IP 模塊的性能,以確保數(shù)據(jù)以正確的速度流入、流出和圍繞SoC。它使設(shè)計(jì)人員能夠在預(yù)算
- 關(guān)鍵字: IP NOC
PCIe 5.0產(chǎn)品測(cè)試驗(yàn)證引領(lǐng)消費(fèi)者市場(chǎng)做好準(zhǔn)備
- 讓PCIe總線保證足夠的帶寬、供電成為了不斷追求的目標(biāo),對(duì)更高速度的需求推動(dòng)標(biāo)準(zhǔn)機(jī)構(gòu)定義下一代PCI Express,PCIe 5.0速度從PCIe 4.0 的16GT /s翻倍至32 GT /s ;剛發(fā)布的PCIe 6.0實(shí)現(xiàn)了帶寬速率全面翻倍,而且PCIe 6.0對(duì)底層信令進(jìn)行改進(jìn)。是德科技發(fā)布針對(duì)PCIe 5.0/6.0的完整測(cè)試方案,至此能夠提供全方位的物理層測(cè)試解決方案,成為目前僅有的完整提供從建模、模擬、互連參數(shù)表征、Tx、PLL 和 Rx 測(cè)試解決方案的公司。通過是德科技租賃合作伙伴益萊儲(chǔ)/
- 關(guān)鍵字: PCIe 5.0 產(chǎn)品測(cè)試驗(yàn)證 是德科技
為云計(jì)算和企業(yè)工作負(fù)載深度優(yōu)化,Solidigm推出業(yè)界出色的PCIe 4.0固態(tài)盤系列產(chǎn)品

- 新聞要點(diǎn)●? ?Solidigm的高性能D7系列固態(tài)盤(SSDs)再添兩款新銳產(chǎn)品:D7-P5520 和 D7-P5620。兩款產(chǎn)品均針對(duì)現(xiàn)實(shí)環(huán)境下云計(jì)算及企業(yè)工作負(fù)載進(jìn)行了深度優(yōu)化?!? ?兩款固態(tài)盤在設(shè)計(jì)上均對(duì)數(shù)據(jù)錯(cuò)誤采取零容忍原則,并經(jīng)過業(yè)界高標(biāo)準(zhǔn)的嚴(yán)苛測(cè)試,體現(xiàn)了Solidigm深厚的行業(yè)專業(yè)知識(shí)及用戶洞察。Solidigm公司今日宣布推出面向數(shù)據(jù)中心和企業(yè)級(jí)應(yīng)用的全新固態(tài)盤產(chǎn)品D7-P5520和D7-P5620,以進(jìn)一步擴(kuò)展其性能優(yōu)化的D7產(chǎn)品系列。這兩款
- 關(guān)鍵字: Solidigm PCIe 4.0固態(tài)盤
PCIe 5.0產(chǎn)品測(cè)試驗(yàn)證火熱進(jìn)行中,為未來引領(lǐng)消費(fèi)者市場(chǎng)做好準(zhǔn)備

- 讓PCIe總線保證足夠的帶寬、供電也成為了不斷追求的目標(biāo),對(duì)更高速度的需求推動(dòng)了標(biāo)準(zhǔn)機(jī)構(gòu)定義下一代PCI Express,PCIe 5.0速度從PCIe 4.0 的16GT /s翻倍至32 GT /s ;到了剛發(fā)布的PCIe 6.0,實(shí)現(xiàn)了帶寬速率全面翻倍,而且PCIe?6.0對(duì)底層信令進(jìn)行了改進(jìn)。是德科技剛剛發(fā)布了針對(duì)PCIe 5.0/6.0的完整測(cè)試方案,至此能夠提供全方位的物理層測(cè)試解決方案,成為目前僅有的完整提供從建模、仿真、互連參數(shù)表征、Tx、PLL 和 Rx 測(cè)試解決方案的公司。通過
- 關(guān)鍵字: 益萊儲(chǔ) PCIe 5.0
SK海力士采用是德PCIe 5.0測(cè)試平臺(tái) 加速內(nèi)存開發(fā)
- 是德科技宣布SK海力士(SK hynix)選用是德科技的整合式高速外圍組件互連協(xié)議(PCIe)5.0測(cè)試平臺(tái),以加速內(nèi)存開發(fā),進(jìn)而設(shè)計(jì)出可支持高速數(shù)據(jù)傳輸與大量數(shù)據(jù)管理的先進(jìn)產(chǎn)品。SK海力士是內(nèi)存芯片領(lǐng)導(dǎo)廠商,為滿足下一代移動(dòng)電話、計(jì)算機(jī)、數(shù)據(jù)服務(wù)器和汽車,對(duì)效能和容量的需求,致力于開發(fā)采用Compute Express Link(CXL)技術(shù)的內(nèi)存半導(dǎo)體解決方案。透過是德科技整合式解決方案,SK海力士可對(duì)PCIe 5.0組件進(jìn)行物理層仿真、特性分析和驗(yàn)證,并透過CXL高速內(nèi)存互連技術(shù),加速測(cè)試和開發(fā)下一
- 關(guān)鍵字: SK海力士 是德 PCIe 5.0 內(nèi)存開發(fā)
貿(mào)澤與ISI簽訂PCIe Express XMC模塊代理協(xié)議

- 貿(mào)澤電子(Mouser Electronics)宣布與Interconnect Systems International(ISI)簽訂新的代理協(xié)議。ISI 為Molex旗下領(lǐng)先業(yè)界的訊號(hào)處理和數(shù)據(jù)擷取解決方案供貨商,其硬件、軟件和FPGA IP設(shè)計(jì)團(tuán)隊(duì)專門提供創(chuàng)新產(chǎn)品以實(shí)現(xiàn)速度更快、更智能的系統(tǒng)。 貿(mào)澤電子與ISI簽訂高效能PCIe XMC模塊的全球代理協(xié)議貿(mào)澤將于簽訂協(xié)議后開始供應(yīng)ISI PCI Express XMC模塊,其中包含XU-AWG。 XU-AWG XMC卡具有兩個(gè)支持PCIe
- 關(guān)鍵字: 貿(mào)澤 ISI PCIe Express XMC
貿(mào)澤電子與ISI簽訂全球分銷協(xié)議

- 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 分銷商貿(mào)澤電子(Mouser Electronics)近日宣布與Interconnect Systems International (ISI) 簽訂新的分銷協(xié)議。ISI是Molex旗下信號(hào)處理和數(shù)據(jù)采集解決方案知名供應(yīng)商,其硬件、軟件和FPGA IP設(shè)計(jì)團(tuán)隊(duì)致力于為打造更快、更智能的系統(tǒng)提供各種創(chuàng)新產(chǎn)品。簽訂協(xié)議后,貿(mào)澤將分銷ISI的PCI Express XMC模塊,包括XU-AWG。 XU-AWG XMC卡具有兩個(gè)支持PCIe Gen 3
- 關(guān)鍵字: 貿(mào)澤電子 ISI PCIe XMC模塊
Astera Labs全新發(fā)布Aries PCIe 5.0和CXL?2.0 Smart Retimers助力解鎖下一代云連接
- 智能系統(tǒng)連接解決方案先驅(qū)Astera Labs近日宣布,其面向PCI Express? (PCIe?) 5.0和Compute Express Link? (CXL?) 2.0的Aries Smart Retimers現(xiàn)已進(jìn)入量產(chǎn)階段。率先上市的Aries Smart Retimer產(chǎn)品組合圓滿完成與關(guān)鍵行業(yè)合作伙伴之間嚴(yán)苛的互操作性測(cè)試,測(cè)試涵蓋各種PCIe 5.0處理器、FPGA、加速計(jì)算、GPU、網(wǎng)絡(luò)、存儲(chǔ)和交換機(jī)SoC,為在企業(yè)數(shù)據(jù)中心和云中的廣泛部署鋪平了道路。Astera Labs首席執(zhí)行官J
- 關(guān)鍵字: Astera Labs Aries PCIe 5.0 CXL?2.0 Smart Retimers
三星為企業(yè)服務(wù)器開發(fā)高性能PCIe 5.0固態(tài)硬盤
- 今日,三星宣布已開發(fā)出用于企業(yè)服務(wù)器的PM1743固態(tài)硬盤。PM1743 固態(tài)硬盤擁有最新的PCIe 5.0接口和三星先進(jìn)的第6代V-NAND閃存技術(shù)。三星半導(dǎo)體PCIe Gen5 SSD PM1743三星電子高級(jí)副總裁兼內(nèi)存控制器開發(fā)團(tuán)隊(duì)負(fù)責(zé)人Yong Ho Song表示:“十多年來,三星持續(xù)提供SATA、SAS和基于PCIe的固態(tài)硬盤,憑借出色的性能和可靠性得到了包括企業(yè)、政府和金融機(jī)構(gòu)在內(nèi)的先進(jìn)服務(wù)器客戶的認(rèn)可。PCIe 5.0固態(tài)硬盤的推出,以及正在進(jìn)行的基于PCIe 6.0的產(chǎn)品開發(fā),將
- 關(guān)鍵字: 三星 服務(wù)器 PCIe 5.0 固態(tài)硬盤
CXL、CCIX和SmartNIC助力 PCIe 5加速飛奔

- 過去三十年間,基于服務(wù)器的運(yùn)算歷經(jīng)多次飛躍式發(fā)展。在1990年代,業(yè)界從單插槽獨(dú)立服務(wù)器發(fā)展到服務(wù)器群集。緊接著在千禧年,產(chǎn)業(yè)首次看到雙插槽服務(wù)器;在這之后,多核處理器也相繼問世。進(jìn)入下一個(gè)十年,GPU的用途遠(yuǎn)遠(yuǎn)超出了繪圖處理的范疇,我們見證了基于FPGA的加速器卡的興起。邁入2020年,SmartNIC網(wǎng)絡(luò)適配器(network interface card;NIC),即數(shù)據(jù)處理單元(DPU)開始風(fēng)靡。它們大量采用FPGA、多核Arm叢集或是兩者混合運(yùn)用,每種作法都能大幅提高解決方案的效能
- 關(guān)鍵字: CXL CCIX SmartNIC PCIe 5
新思科技與芯耀輝在IP產(chǎn)品領(lǐng)域達(dá)成戰(zhàn)略合作伙伴關(guān)系
- 新思科技(Synopsys)與芯耀輝于近日聯(lián)合宣布,雙方已達(dá)成數(shù)年期戰(zhàn)略合作,新思科技授權(quán)芯耀輝運(yùn)用新思科技12-28納米工藝技術(shù)、適配國(guó)內(nèi)芯片制造工藝的DesignWare? USB、DDR、MIPI、HDMI和PCI Express的系列IP核。芯耀輝在獲得此次新思科技的授權(quán)后,將利用這些經(jīng)過新思科技硅驗(yàn)證的接口IP核為國(guó)內(nèi)芯片制造公司的工藝提供針對(duì)性的定制、優(yōu)化IP以增強(qiáng)芯片設(shè)計(jì)的自動(dòng)化水平,并提升客戶系統(tǒng)的驗(yàn)證水平,為客戶產(chǎn)品的集成和部署提供加速度。芯耀輝董事長(zhǎng)兼首席執(zhí)行官曾克強(qiáng)表示:“芯耀輝作為
- 關(guān)鍵字: IP USB
pcie 4.0 phy ip介紹
您好,目前還沒有人創(chuàng)建詞條pcie 4.0 phy ip!
歡迎您創(chuàng)建該詞條,闡述對(duì)pcie 4.0 phy ip的理解,并與今后在此搜索pcie 4.0 phy ip的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)pcie 4.0 phy ip的理解,并與今后在此搜索pcie 4.0 phy ip的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
