熟女俱乐部五十路二区av,又爽又黄禁片视频1000免费,国产卡一卡二卡三无线乱码新区,中文无码一区二区不卡αv,中文在线中文a

首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> mcu-fpga

mcu-fpga 文章 最新資訊

一種基于FPGA 的嵌入式塊SRAM 的設(shè)計(jì)

  • 摘 要:文章中提出了一種應(yīng)用于FPGA 的嵌入式可配置雙端口的塊存儲(chǔ)器。該存儲(chǔ)器包括與其他電路的布線接口、可配置邏輯、可配置譯碼、高速讀寫電路。在編程狀態(tài)下,可對(duì)所有存儲(chǔ)單元進(jìn)行清零,且編程后為兩端口獨(dú)
  • 關(guān)鍵字: FPGA  SRAM  嵌入式    

基于FPGA的語音存儲(chǔ)與回放系統(tǒng)設(shè)計(jì)

  • 1 設(shè)計(jì)要求  設(shè)計(jì)并制作一個(gè)數(shù)字化語音存儲(chǔ)與回放系統(tǒng),其示意圖如圖1所示。

    圖1 數(shù)字化語音存儲(chǔ)與回放系統(tǒng)示意圖  (1)放大器1的增益為46dB,放大器2的增益為40dB,增益均可調(diào);  (2)帶通濾波器:通帶為30
  • 關(guān)鍵字: FPGA  語音存儲(chǔ)  回放  系統(tǒng)設(shè)計(jì)    

基于FPGA 與VHDL 的微型打印機(jī)的驅(qū)動(dòng)設(shè)計(jì)

  • 摘 要:為了取代傳統(tǒng)利用單片機(jī)驅(qū)動(dòng)微型打印機(jī),使用Alt era 公司的FPGA 芯片EP3C25Q240C8N 設(shè)計(jì)驅(qū)動(dòng)打印機(jī)的硬件控制電路,并正確控制微型打印機(jī)的工作時(shí)序。軟件使用硬件描述語言VH DL 實(shí)現(xiàn)對(duì)微型打印機(jī)的時(shí)序控
  • 關(guān)鍵字: FPGA  VHDL  微型打印機(jī)  驅(qū)動(dòng)設(shè)計(jì)    

基于FPGA 的衛(wèi)星便攜站的同步數(shù)字復(fù)接器的設(shè)計(jì)

  • 在便攜式數(shù)字衛(wèi)星通信系統(tǒng)中,為了擴(kuò)大傳輸容量和提高傳輸效率,滿足同時(shí)傳輸幾種業(yè)務(wù)的需求,通常采用時(shí)分復(fù)用的方法,將若干個(gè)低速數(shù)字碼流按一定格式合并成一個(gè)高速數(shù)據(jù)碼流,以便在一條信道中傳輸,使各個(gè)業(yè)務(wù)信
  • 關(guān)鍵字: FPGA  衛(wèi)星  便攜  數(shù)字復(fù)接器    

根升余弦脈沖成形濾波器FPGA實(shí)現(xiàn)

  • 摘要:提出了基于電路分割技術(shù)實(shí)現(xiàn)通信系統(tǒng)發(fā)送端根升余弦波形成形濾波器查表法的FPGA結(jié)構(gòu),節(jié)省了ROM單元,討論了其ROM初始化時(shí)形波數(shù)據(jù)的組織方法,完成了該結(jié)構(gòu)的VHDL實(shí)現(xiàn),給出了該設(shè)計(jì)在Modelsim環(huán)境下的時(shí)序仿
  • 關(guān)鍵字: FPGA  脈沖  成形濾波器    

SoC FPGA上的策略考慮

  • SoC FPGA上的策略考慮,引言  集成了 FPGA 架構(gòu)、硬核 CPU 子系統(tǒng)以及其他硬核 IP 的半導(dǎo)體器件 SoC FPGA 已經(jīng)發(fā)展到了一個(gè)“關(guān)鍵點(diǎn)”,它在今后十年中會(huì)得到廣泛應(yīng)用,為系統(tǒng)設(shè)計(jì)人員提供更多的選擇。對(duì)于在 FPGA 上開發(fā)的系統(tǒng)
  • 關(guān)鍵字: 考慮  策略  FPGA  SoC  

實(shí)時(shí)時(shí)鐘芯片DS1302的C51程序列子

PLD/FPGA硬件語言設(shè)計(jì)verilog HDL

  • PLD/FPGA硬件語言設(shè)計(jì)verilog HDL,HDL概述  隨著EDA技術(shù)的發(fā)展,使用硬件語言設(shè)計(jì)PLD/FPGA成為一種趨勢。目前最主要的硬件描述語言是VHDL和verilog HDL及System Verilog。 VHDL發(fā)展的較早,語法嚴(yán)格;而Verilog HDL是在C語言的基礎(chǔ)上發(fā)展起來的一種硬
  • 關(guān)鍵字: verilog  HDL  設(shè)計(jì)  語言  硬件  PLD/FPGA  

89S51的看門狗用法

基于VHDL的異步串行通信電路設(shè)計(jì)

藍(lán)牙的信息安全機(jī)制及密鑰算法改進(jìn)

基于DSP+FPGA的紅外圖像小目標(biāo)檢測系統(tǒng)設(shè)計(jì)

  • 基于DSP+FPGA的紅外圖像小目標(biāo)檢測系統(tǒng)設(shè)計(jì),研究單幀紅外圖像小目標(biāo)的檢測問題。對(duì)傳統(tǒng)基于數(shù)學(xué)形態(tài)學(xué)的Top-hat算子進(jìn)行分析和實(shí)驗(yàn),并利用一種最大類間方差方法確定分割閾值,進(jìn)行圖像分割和目標(biāo)檢測。在Matlab仿真中發(fā)現(xiàn),這種方法能夠在一定程度上提高單幀圖像目標(biāo)檢測的成功率,并且在一定程度上能夠適應(yīng)不同環(huán)境的需要,在實(shí)際應(yīng)用中具有一定的魯棒性。同時(shí)描述一種基于DSP+FPGA的紅外圖像處理系統(tǒng),該結(jié)構(gòu)在一定程度上可滿足實(shí)時(shí)性和靈活性的要求,具有很強(qiáng)的通用性和可擴(kuò)展性。介紹了該系統(tǒng)的總體結(jié)構(gòu),并且給
  • 關(guān)鍵字: 目標(biāo)  檢測系統(tǒng)  設(shè)計(jì)  圖像  紅外  DSP  FPGA  基于  

Microchip帶 USB2.0的PIC單片機(jī)

Microchip 28引腳的LCD單片機(jī)

摘要:基于幅移鍵控技術(shù)ASK(Amplitude-Shift Keying),以C8051F340單片機(jī)作為監(jiān)測終端控制器,C8051F330

共10008條 451/668 |‹ « 449 450 451 452 453 454 455 456 457 458 » ›|

mcu-fpga介紹

您好,目前還沒有人創(chuàng)建詞條mcu-fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)mcu-fpga的理解,并與今后在此搜索mcu-fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473