在FPGA中,動態(tài)相位調(diào)整(DPA)主要是實現(xiàn)LVDS接口接收時對時鐘和數(shù)據(jù)通道的相位補(bǔ)償,以達(dá)到正確接收的目的。ALTERA的高端FPGA,如STRATIX(r) 系列中自帶有DPA電路,但低端的FPGA,如CYCLONE(r)系列中是沒有的。本文主
關(guān)鍵字:
FPGA LVDS DPA 低端
DS18B20是DALLAS公司生產(chǎn)的一線式數(shù)字溫度傳感器,采用3引腳TO-92型小體積封裝;溫度測量范圍為-55℃~+125℃,可編程為9位~12位A/D轉(zhuǎn)換精度,測溫分辨率可達(dá)0.0625℃,被測溫度用符號擴(kuò)展的16位數(shù)字量方式串行輸出
關(guān)鍵字:
FPGA 18B B20 DS
Q1:FPGA設(shè)計與DSP設(shè)計相比,最大的不同之處在哪里?A1:這個問題要從多個角度看。它們都用于某個功能的硬件電路實現(xiàn),但是它們的側(cè)重點有所不同。這里涵蓋的說一下。1) 內(nèi)部資源FPGA側(cè)重于設(shè)計具有某個功能的硬件電
關(guān)鍵字:
FPGA DSP 角度
在通信、廣播、電視系統(tǒng)中,都需要射頻發(fā)射,即載波,把音頻、視頻信號或脈沖信號運(yùn)載出去,這就需要能產(chǎn)生高頻信號的振蕩器。正弦波振蕩電路在各個科學(xué)技術(shù)部門的應(yīng)用是十分廣泛的。在工業(yè)、農(nóng)業(yè)、生物醫(yī)學(xué)等領(lǐng)域(如
關(guān)鍵字:
FPGA MCU 多功能 正弦信號發(fā)生器
集成了防抱死制動系統(tǒng)ABS(Anti-lock Braking System)、驅(qū)動防滑控制系統(tǒng)ASR(Acceleration Slip Regulation System)與車輛動力學(xué)控制系統(tǒng)VDC(Vehicle Dynamic Control System)的ABS/ASR/VDC集成系統(tǒng)是汽車主動安全性控
關(guān)鍵字:
MCU ABS ASR VDC
采用WCDMA速率適配算法的FPGA設(shè)計,隨著因特網(wǎng)爆炸性的增長以及各種無線業(yè)務(wù)需求的增加,傳統(tǒng)的無線通信網(wǎng)已經(jīng)越來越無法適應(yīng)人們的需要。因此,以大容量、高數(shù)據(jù)率和承載多媒體業(yè)務(wù)為目的的第三代移動通信系統(tǒng)(IMT-2000)應(yīng)運(yùn)而生。碼分多址(CDMA)由于
關(guān)鍵字:
FPGA 設(shè)計 算法 適配 WCDMA 速率 采用
不久前,恩智浦(NXP)半導(dǎo)體執(zhí)行董事、總裁兼首席執(zhí)行官Rick Clemmer訪華,回答了《電子產(chǎn)品世界》等媒體的問題。中國對于恩智浦的重要性,從這張餅狀圖可以得到更為直觀的體現(xiàn)。在銷售額戰(zhàn)略上,中國在恩智浦全球銷售中份額比重高達(dá)36%,比排名第二的德國高出3倍,可見中國對于恩智浦意義重大。
關(guān)鍵字:
NXP LED MCU
非對稱雙核MCU基礎(chǔ)知識及核間通信, 本文從對比兩顆分立MCU與單芯片雙核MCU開始(以LPC4350為例),展開介紹了非對稱雙核MCU的基礎(chǔ)知識與重要特點。接下來,重點介紹了核間通信的概念與幾種實現(xiàn)方式,尤其是基于消息池的控制/狀態(tài)通信。然后,對內(nèi)核互斥
關(guān)鍵字:
通信 基礎(chǔ)知識 MCU 雙核 對稱
低壓差分信號LVDS(Low Voltage Differential Signal)是由ANSI/TIA/EIA-644-1995定義的用于高速數(shù)據(jù)傳輸?shù)奈锢韺咏涌跇?biāo)準(zhǔn)。它具有超高速(1.4Gb/s)、低功耗及低電磁輻射的特性,是在銅介質(zhì)上實現(xiàn)千兆位級高速通信的
關(guān)鍵字:
及其 外圍 電路設(shè)計 設(shè)計 內(nèi)核 FPGA LVDS 基于
基于微處理器的FPGA的在線可重配置,可編程邏輯器件(PLD)廣泛應(yīng)用在各種電路設(shè)計中?;诓檎冶砑夹g(shù)、SRAM工藝的大規(guī)模PLD/FPGA,密度高且觸發(fā)器多,適用于復(fù)雜的時序邏輯,如數(shù)字信號處理和各種算法的設(shè)計。類器件使用SRAM單元存儲配置數(shù)據(jù)。配置數(shù)據(jù)
關(guān)鍵字:
配置 在線 FPGA 微處理器 基于
對FPGA設(shè)計進(jìn)行編程并不困難,硬件設(shè)計者已經(jīng)開始在高性能DSP的設(shè)計中采用FPGA技術(shù),因為它可以提供比基于PC或者單片機(jī)的解決方法快上10-100倍的運(yùn)算量。以前,對硬件設(shè)計不熟悉的軟件開發(fā)者們很難發(fā)揮出FPGA的優(yōu)勢,而如今基于C語言的方法可以讓
關(guān)鍵字:
困難 編程 進(jìn)行 設(shè)計 FPGA
mcu-fpga介紹
您好,目前還沒有人創(chuàng)建詞條mcu-fpga!
歡迎您創(chuàng)建該詞條,闡述對mcu-fpga的理解,并與今后在此搜索mcu-fpga的朋友們分享。
創(chuàng)建詞條