fpga-to-asic 文章 最新資訊
駿龍推出Altera MAX 10 FPGA的物聯(lián)網(wǎng)開發(fā)套件和電機(jī)驅(qū)動(dòng)方案

- 近日,技術(shù)分銷商駿龍科技公司發(fā)布了基于Altera MAX 10的“Mpression Odyssey(奧德賽)”物聯(lián)網(wǎng)開發(fā)套件和電機(jī)驅(qū)動(dòng)方案?! AX 10 FPGA是Altera新的第10代產(chǎn)品成員之一(注:其他第10代產(chǎn)品是Arria 10和Stratix 10),采用55nm臺(tái)積電工藝制造。MAX10的定位介于CPLD(例如Altera的MAX V系列)與FPGA(例如Altera的低端FPGA—Cyclone V)之間,相比CPLD增加了Flash(閃存);相比Cyclone V缺少收發(fā)器
- 關(guān)鍵字: 駿龍 FPGA MCU 物聯(lián)網(wǎng) 201505
基于FPGA的通用數(shù)控分頻器的設(shè)計(jì)與實(shí)現(xiàn)

- 本文首先介紹了各種分頻器的實(shí)現(xiàn)原理,并在FPGA開發(fā)平臺(tái)上通過VHDL文本輸入和原理圖輸入相結(jié)合的方式,編程給出了仿真結(jié)果。最后通過對(duì)各種分頻的分析,利用層次化設(shè)計(jì)思想,綜合設(shè)計(jì)出了一種基于FPGA的通用數(shù)控分頻器,通過對(duì)可控端口的調(diào)節(jié)就能夠?qū)崿F(xiàn)不同倍數(shù)及占空比的分頻器。 1.引言 分頻器是數(shù)字系統(tǒng)中非常重要的模塊之一,被廣泛應(yīng)用于各種控制電路中。在實(shí)際中,設(shè)計(jì)人員往往需要將一個(gè)標(biāo)準(zhǔn)的頻率源通過分頻技術(shù)以滿足不同的需求。常見的分頻形式主要有:偶數(shù)分頻、奇數(shù)分頻、半整數(shù)分頻、小數(shù)分頻、分?jǐn)?shù)分
- 關(guān)鍵字: FPGA 分頻器
9種常見導(dǎo)航系統(tǒng)的設(shè)計(jì),軟硬件協(xié)同
- 常見的GPS導(dǎo)航系統(tǒng)一般分為五種形式:手機(jī)式、PDA式、多媒體式、車載式、筆記本式。隨著智能手機(jī)的普及和PDA功能的手機(jī)化,前三種形式開始出現(xiàn)交叉。而車載式除了前面提到的與CD機(jī)頭集成在一起的產(chǎn)品外,許多車型原車自帶的GPS也屬于這種類型。而筆記本式產(chǎn)品在使用便捷性上受到一定的限制,除了一些發(fā)燒友外,很少有人將其用于汽車導(dǎo)航。 基于MCU的室外移動(dòng)機(jī)器人組合導(dǎo)航定位系統(tǒng) 本文以低功耗MSP430F149為核心,設(shè)計(jì)了能夠同時(shí)實(shí)現(xiàn)衛(wèi)星導(dǎo)航(GNSS)接收機(jī)、慣性測(cè)量單元(IMU)、氣壓高度等
- 關(guān)鍵字: FPGA GPS
電子產(chǎn)品設(shè)計(jì)初期的EMC設(shè)計(jì)考慮

- 隨著產(chǎn)品復(fù)雜性和密集度的提高以及設(shè)計(jì)周期的不斷縮短,在設(shè)計(jì)周期的后期解決電磁兼容性(EMC)問題變得越來越不切合實(shí)際。在較高的頻率下,你通常用來計(jì)算EMC的經(jīng)驗(yàn)法則不再適用,而且你還可能容易誤用這些經(jīng)驗(yàn)法則。結(jié)果,70% ~ 90%的新設(shè)計(jì)都沒有通過第一次EMC測(cè)試,從而使后期重設(shè)計(jì)成本很高,如果制造商延誤產(chǎn)品發(fā)貨日期,損失的銷售費(fèi)用就更大。為了以低得多的成本確定并解決問題,設(shè)計(jì)師應(yīng)該考慮在設(shè)計(jì)過程中及早采用協(xié)作式的、基于概念分析的EMC仿真。 較高的時(shí)鐘速率會(huì)加大滿足電磁兼容性需求的難度。在千
- 關(guān)鍵字: EMC ASIC
美高森美發(fā)布高性能 SmartFusion2 SoC FPGA雙軸電機(jī)控制套件
- 致力于在電源、安全、可靠和性能方面提供差異化半導(dǎo)體技術(shù)方案的領(lǐng)先供應(yīng)商美高森美公司(Microsemi Corporation) 宣布提供帶有模塊化電機(jī)控制IP集和參考設(shè)計(jì)的SmartFusion2™ SoC FPGA雙軸電機(jī)控制套件。這款套件使用單一SoC FPGA器件來簡(jiǎn)化電機(jī)控制設(shè)計(jì),可加快上市速度并可擴(kuò)展用于工業(yè)、航空航天和國(guó)防等多個(gè)行業(yè),典型應(yīng)用包括工廠和過程自動(dòng)化、機(jī)器人、運(yùn)輸、航空電子和國(guó)防電機(jī)控制平臺(tái)。這款SoC器件集成了多個(gè)系統(tǒng)功能,有助于降低總體運(yùn)營(yíng)成本。 Sma
- 關(guān)鍵字: Microsemi FPGA
迎接可穿戴設(shè)備時(shí)代的設(shè)計(jì)挑戰(zhàn)

- 可穿戴電子設(shè)備對(duì)設(shè)計(jì)工程師提出了前所未有的挑戰(zhàn)—設(shè)計(jì)工程師需要在沒有專用芯片組或標(biāo)準(zhǔn)化架構(gòu)的情況下創(chuàng)建智能、緊湊和多功能的產(chǎn)品。由于專用芯片組(標(biāo)準(zhǔn)化架構(gòu))的缺失,設(shè)計(jì)工程師需要在可穿戴產(chǎn)品中使用為移動(dòng)和手持應(yīng)用設(shè)計(jì)的器件和互連技術(shù)。 如何在兩個(gè)不相關(guān)的器件之間實(shí)現(xiàn)數(shù)字與模擬“鴻溝”的橋接是一個(gè)不小的設(shè)計(jì)挑戰(zhàn),而這對(duì)于有嚴(yán)格空間和功耗限制的可穿戴設(shè)備來說更是難上加難。同時(shí),發(fā)展迅速的市場(chǎng)要求設(shè)計(jì)工程師緊跟消費(fèi)者不斷變化的需求,快速升級(jí)現(xiàn)有產(chǎn)品的功能并推出全新的
- 關(guān)鍵字: 可穿戴設(shè)備 ASIC
LEON處理器的開發(fā)應(yīng)用技術(shù)文獻(xiàn)及案例匯總
- LEON是一款32位RISC處理器,支持SPARC V8指令集,由歐洲航天總局旗下的Gaisler Research開發(fā)、維護(hù),目的是擺脫歐空局對(duì)美國(guó)航天級(jí)處理器的依賴。LEON的主要產(chǎn)品線包括Leon2、Leon3、Leon4。 LEON3開源軟核處理器動(dòng)態(tài)圖像邊緣檢測(cè)SoC設(shè)計(jì) 本文采用局部熵邊緣檢測(cè)算法,將圖像采集,邊緣檢測(cè)和圖像顯示三個(gè)部分封裝設(shè)計(jì)為IP(Intellectual Property)核,通過AMBA APB總線嵌入到LEON3的經(jīng)典SoC架構(gòu)中。實(shí)現(xiàn)了多路數(shù)據(jù)并行處
- 關(guān)鍵字: ASIC SPARC
LEON2應(yīng)用于數(shù)字機(jī)頂盒CPU的FPGA仿真

- 采用免費(fèi)軟核LEON2作為數(shù)字機(jī)頂盒的CPU可以降低產(chǎn)品成本。為了使LEON2軟核能更快更好地應(yīng)用于數(shù)字機(jī)頂盒,選擇先在FPGA開發(fā)板上建立基于LEON2處理器的一個(gè)原型,通過這個(gè)原型對(duì)硬件性能進(jìn)行仿真,并且還可以在線修改程序,這樣就很容易驗(yàn)證系統(tǒng)的性能,加速軟件開發(fā)調(diào)試流程。經(jīng)過在FPGA開發(fā)板上的仿真,對(duì)基于LEON2的系統(tǒng)測(cè)試取得了預(yù)期的效果。 0 引 言 近年來,隨著數(shù)字多媒體業(yè)務(wù)和Internet網(wǎng)絡(luò)的迅速發(fā)展,新型數(shù)字機(jī)頂盒可以有效利用我國(guó)巨大的有線電視網(wǎng)絡(luò)資源,完成視頻點(diǎn)播、
- 關(guān)鍵字: LEON2 FPGA
Leon3軟核的FPGA SelectMap接口配置設(shè)計(jì)

- 引言 嵌入式系統(tǒng)的硬件通常包括CPU、存儲(chǔ)器和各種外設(shè)器件,其中CPU是系統(tǒng)的核心,其重要性不言而喻。隨著FPGA和SOPC技術(shù)的發(fā)展,基于FPGA的嵌入式系統(tǒng)與傳統(tǒng)的嵌入式系統(tǒng)相比,具有設(shè)計(jì)周期短、設(shè)計(jì)風(fēng)險(xiǎn)和設(shè)計(jì)成本低、集成度高、靈活性大、維護(hù)和升級(jí)方便、硬件缺陷修復(fù)等優(yōu)點(diǎn)?;贔PGA的嵌入式系統(tǒng)設(shè)計(jì)技術(shù)和市場(chǎng)逐漸成熟,使得嵌入式CPU軟核(如Xilinx公司推出的MicroBlaze、Altera公司的Nios、歐空局開發(fā)的Leon3軟核等)的大量應(yīng)用成為可能。 Virtex系列FP
- 關(guān)鍵字: FPGA SelectMap
基于DSP與FPGA的機(jī)器人聲控系統(tǒng)設(shè)計(jì)方案

- 1 引言 機(jī)器人聽覺系統(tǒng)主要是對(duì)人的聲音進(jìn)行語音識(shí)別并做出判斷,然后輸出相應(yīng)的動(dòng)作指令控制頭部和手臂的動(dòng)作,傳統(tǒng)的機(jī)器人聽覺系統(tǒng)一般是以PC機(jī)為平臺(tái)對(duì)機(jī)器人進(jìn)行控制,其特點(diǎn)是用一臺(tái)計(jì)算機(jī)作為機(jī)器人的信息處理核心通過接口電路對(duì)機(jī)器人進(jìn)行控制,雖然處理能力比較強(qiáng)大,語音庫比較完備,系統(tǒng)更新以及功能拓展比較容易,但是比較笨重,不利于機(jī)器人的小型化和復(fù)雜條件下進(jìn)行工作,此外功耗大、成本高。 本次設(shè)計(jì)采用了性價(jià)比較高的數(shù)字信號(hào)處理芯片TMS320VC5509作為語音識(shí)別處理器,具有較快的處理速度,使
- 關(guān)鍵字: DSP FPGA
DSP和FPGA在大尺寸激光數(shù)控加工系統(tǒng)中的運(yùn)用

- 激光切割和雕刻以其精度高、視覺效果好等特性,被廣泛運(yùn)用于廣告業(yè)和航模制造業(yè)。在大尺寸激光加工系統(tǒng)的開發(fā)過程中,加工速度與加工精度是首先要解決的問題。解決速度問題的一般方法是在電機(jī)每次運(yùn)動(dòng)前、后設(shè)置加、減速區(qū),但這會(huì)使加工數(shù)據(jù)總量成倍增加。除此之外,龐大的數(shù)據(jù)計(jì)算量也需要一個(gè)專門的高性能處理器來實(shí)現(xiàn)。 FPGA(現(xiàn)場(chǎng)可編程門陣列)在并行信號(hào)處理方面具有極大的優(yōu)勢(shì)。本系統(tǒng)采用FPGA作為加工數(shù)據(jù)的執(zhí)行器件。這種解決方案突出的特點(diǎn)是讓運(yùn)動(dòng)控制的處理部分以獨(dú)立的、硬件性方式展開,增加系統(tǒng)的性能和可靠性,
- 關(guān)鍵字: DSP FPGA
零基礎(chǔ)學(xué)FPGA (十八) 談可編程邏輯設(shè)計(jì)思想與技巧!對(duì)您肯定有用!

- 今天給大家?guī)淼氖俏覀冊(cè)贔PGA設(shè)計(jì)中經(jīng)常要遇到的設(shè)計(jì)技巧與思想,即乒乓操作,串并轉(zhuǎn)換,流水線操作和跨時(shí)鐘域信號(hào)的同步問題。 之前也看過一些書,也在網(wǎng)上找過一些資料,不過小墨發(fā)現(xiàn)大部分都是理論講解,僅僅是給一個(gè)框圖就沒事了,或者是好幾個(gè)網(wǎng)站的資料都是一樣的,都是復(fù)制的一個(gè)地方的,僅僅是講解,沒有實(shí)例,要不就是某個(gè)網(wǎng)站提供源碼,但是要注冊(cè),還要花什么積分,沒有積分還得要錢...很不利于初學(xué)者的學(xué)習(xí)(人與人之間怎么就不能多點(diǎn)信任呢~還要錢...)。所以小墨想寫這么一篇文章來介紹一下這4種思想,理論部
- 關(guān)鍵字: FPGA 可編程邏輯設(shè)計(jì)
【從零開始走進(jìn)FPGA】 SignalTap II Logic Analyzer

- 一、為啥別忘了我 嵌入式邏輯分析儀—SigbalTap II,是Altera Quartus II 自帶的嵌入式邏輯分析儀,與Modelsim軟件仿真有所不同,是在線式的仿真,更準(zhǔn)確的觀察數(shù)據(jù)的變化,方便調(diào)試。 很多學(xué)過單片機(jī)的孩子認(rèn)為,單片機(jī)可以在線單步調(diào)試,而FPGA是并發(fā)的,不能單步調(diào)試,這使得FPGA的調(diào)試學(xué)習(xí)帶來了困難。其實(shí)這個(gè)說法不是完全正確的。別忘了,還有SignalTap II Logic Analyzer。有了這個(gè)嵌入式邏輯分析儀,在調(diào)試多通道或單通道數(shù)據(jù),進(jìn)
- 關(guān)鍵字: FPGA SignalTap
基于FPGA和51單片機(jī)的信號(hào)發(fā)生器設(shè)計(jì)

- 信號(hào)發(fā)生器又稱為波形發(fā)生器是一種常用的信號(hào)源并且廣泛應(yīng)用于電子電路、通信、控制和教學(xué)實(shí)驗(yàn)等領(lǐng)域的重要儀器之一。為了降低傳統(tǒng)函數(shù)信號(hào)發(fā)生器成本,改善信號(hào)發(fā)生器低頻穩(wěn)定性。筆者結(jié)合FPGA和51單片機(jī)產(chǎn)生0.596 Hz頻率精度函數(shù)信號(hào)。筆者設(shè)計(jì)通過51單片機(jī)控制函數(shù)信號(hào)類型以及相關(guān)參數(shù),用戶可通過按鍵設(shè)置需要的波形、波形幅度、波形頻率以及方波的占空比、相位。本文設(shè)計(jì)方案不僅具有良好的經(jīng)濟(jì)前景,也可以為當(dāng)代高等教育深化改革做一個(gè)參考方向。 1 系統(tǒng)設(shè)計(jì)方案 1.1 系統(tǒng)硬件設(shè)計(jì) 本文中設(shè)
- 關(guān)鍵字: FPGA 51單片機(jī)
基于ModelSim的使用說明、技術(shù)文獻(xiàn)、應(yīng)用實(shí)例匯總
- Mentor公司的ModelSim是業(yè)界最優(yōu)秀的HDL語言仿真軟件,它能提供友好的仿真環(huán)境,是業(yè)界唯一的單內(nèi)核支持VHDL和Verilog混合仿真的仿真器。它采用直接優(yōu)化的編譯技術(shù)、Tcl/Tk技術(shù)、和單一內(nèi)核仿真技術(shù),編譯仿真速度快,編譯的代碼與平臺(tái)無關(guān),便于保護(hù)IP核,個(gè)性化的圖形界面和用戶接口,為用戶加快調(diào)錯(cuò)提供強(qiáng)有力的手段,是FPGA/ASIC設(shè)計(jì)的首選仿真軟件。 淺析基于Modelsim FLI接口的協(xié)同仿真 介紹了如何利用modelsim提供的FLI(Foreign Langu
- 關(guān)鍵字: HDL ASIC
fpga-to-asic介紹
您好,目前還沒有人創(chuàng)建詞條fpga-to-asic!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。 創(chuàng)建詞條
熱門主題
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
