EEPW首頁(yè) >>
主題列表 >>
fpga-pwm
fpga-pwm 文章 最新資訊
FPGA新應(yīng)用豐富 重在營(yíng)造生態(tài)環(huán)境
- FPGA以后的機(jī)遇會(huì)在哪里呢?對(duì)我們來(lái)說(shuō),一個(gè)很大的機(jī)會(huì)就是三重播放,也就是把視頻、音頻和數(shù)據(jù)一起提供給用戶(hù)的應(yīng)用。未來(lái)機(jī)遇在三重播放 這個(gè)三重播放要能夠?qū)崿F(xiàn),需要三方面的技術(shù):一是數(shù)字信號(hào)處理;二是包處理,也就是對(duì)數(shù)據(jù)進(jìn)行傳輸;三是高速運(yùn)算,是對(duì)數(shù)據(jù)進(jìn)行分析。在這個(gè)應(yīng)用中,F(xiàn)PGA扮演一個(gè)非常重要的角色,我們最新的Virtex-5器件實(shí)際上在這三個(gè)技術(shù)上都做了非常多的專(zhuān)門(mén)設(shè)計(jì),擁有非常強(qiáng)大的DSP處理功能、很強(qiáng)大的互聯(lián)功能及非常強(qiáng)大的運(yùn)算功能?! ∥以僮鲂┭a(bǔ)充:一是目前基于處理器的數(shù)字信號(hào)處理器有
- 關(guān)鍵字: 通訊 無(wú)線(xiàn) 網(wǎng)絡(luò) FPGA 無(wú)線(xiàn) 通信
Xilinx推出符合汽車(chē)應(yīng)用標(biāo)準(zhǔn)的低成本FPGA
- 2008年1月15日,中國(guó)北京- 在剛剛結(jié)束的國(guó)際消費(fèi)電子展(CES)上,全球領(lǐng)先的可編程邏輯器件供應(yīng)商賽靈思公司(Xilinx, Inc. (NASDAQ: XLNX))宣布推出Xilinx® Automotive (XA) Spartan™-3A 和 Spartan-3A DSP FPGA,進(jìn)一步擴(kuò)展了其符合汽車(chē)應(yīng)用標(biāo)準(zhǔn)的低成本器件產(chǎn)品線(xiàn)。這些新推出的器件為
- 關(guān)鍵字: Xilinx 低成本 FPGA 汽車(chē)電子 汽車(chē)電子
Xilinx推出符合汽車(chē)應(yīng)用標(biāo)準(zhǔn)的低成本XA Spartan-3A和Spartan-3A DSP FPGA
- 在剛剛結(jié)束的國(guó)際消費(fèi)電子展(CES)上,賽靈思推出Xilinx Automotive (XA) Spartan-3A 和 Spartan-3A DSP FPGA,進(jìn)一步擴(kuò)展了其符合汽車(chē)應(yīng)用標(biāo)準(zhǔn)的低成本器件產(chǎn)品線(xiàn)。這些新推出的器件為信息娛樂(lè)、混合顯示系統(tǒng)以及汽車(chē)輔助駕駛系統(tǒng)的開(kāi)發(fā)帶來(lái)了大I/O邏輯比和大帶寬數(shù)字信號(hào)處理(DSP)領(lǐng)域優(yōu)化解決方案,以及相應(yīng)的低功耗和高級(jí)設(shè)計(jì)安全性等優(yōu)點(diǎn)。 XA Spartan-3A FPGA提供了最高的I/O邏輯單元比,以及廣泛的連接功能支持,對(duì)于I/O密集的顯示和
- 關(guān)鍵字: 賽靈思 DSP FPGA MCU和嵌入式微處理器 汽車(chē)電子控制裝置
ST高質(zhì)量PWM數(shù)字功放芯片把FFX系列產(chǎn)品的輸出功率提高到每聲道100W
- 意法半導(dǎo)體宣布該公司高質(zhì)量的數(shù)字功放系列單片音頻解決方案新增一個(gè)數(shù)字功率放大器STA510F。新產(chǎn)品能夠向8歐姆立體聲負(fù)載輸出最高每聲道100W的功率。這個(gè)放大器芯片還能向4歐姆負(fù)載輸出4 x 50W的功率,或者向單聲道負(fù)載輸入200W的功率。 STA510F是為配合ST其它系列的采用ST獨(dú)有的FFX(全靈活放大)數(shù)字調(diào)制技術(shù)的產(chǎn)品而專(zhuān)門(mén)設(shè)計(jì)的,但是也支持其它品牌的采用任何一種PWM調(diào)制方案(如三值增量、相移或二值增量調(diào)制技術(shù))的驅(qū)動(dòng)器。這款功放芯片確保全部PWM輸入信號(hào)的音質(zhì),同時(shí)還為家庭影院
- 關(guān)鍵字: 意法半導(dǎo)體 PWM 芯片 音視頻技術(shù)
CPLD開(kāi)發(fā)板和FPGA開(kāi)發(fā)板的區(qū)別
- ?????市面上尤其是學(xué)校里面可以看到Xilinx公司或者Altera公司各種不同的開(kāi)發(fā)板,其實(shí)只有兩個(gè)大類(lèi),CPLD開(kāi)發(fā)板和FPGA開(kāi)發(fā)板。盡管FPGA和CPLD都是可編程ASIC器件,有很多共同特點(diǎn),但由于CPLD和FPGA結(jié)構(gòu)上的差異,具有各自的特點(diǎn):? ?????①?CPLD更適合完成各種組合邏輯,FP?GA更適合于完成時(shí)序邏輯。換句話(huà)說(shuō),FPGA更適合于觸發(fā)器豐富的結(jié)
- 關(guān)鍵字: CPLD FPGA 開(kāi)發(fā)板 嵌入式系統(tǒng) 單片機(jī) 嵌入式
實(shí)現(xiàn)電源排序的簡(jiǎn)單電路
- asic、fpga和dsp可能需要多個(gè)電源電壓,而這些電源電壓的啟動(dòng)順序有種種限制。通常電壓值最高的i/o電壓常常必須首先啟動(dòng),然后其他電壓按照從高到低的順序逐一啟動(dòng),最后啟動(dòng)的是芯核電壓。這種情況可能還要求一個(gè)電源線(xiàn)的電壓不能比另一電源線(xiàn)的電壓大一個(gè)二極管壓降以上;否則過(guò)大的電流可從i/o電壓通過(guò)ic回流到較低的電壓,有可能損壞昂貴的ic。你控制這一順序的常用方法是,在排序的相鄰電壓線(xiàn)之間連接外部二極管,以便把一個(gè)較高的電壓嵌位到一個(gè)較低電壓的一個(gè)二極管壓降以?xún)?nèi),從而防止ic中可能出現(xiàn)的閂鎖現(xiàn)象。二
- 關(guān)鍵字: asic fpga dsp 電源
基于FPGA的SOC系統(tǒng)中的串口設(shè)計(jì)
- 1 概述 在基于FPGA的SOC設(shè)計(jì)中,常使用串口作為通信接口,但直接用FPGA進(jìn)行串口通信數(shù)據(jù)的處理是比較繁雜的,特別是直接使用FPGA進(jìn)行串口通信的協(xié)議的解釋和數(shù)據(jù)打包等處理,將會(huì)消耗大量的FPGA硬件資源。 為簡(jiǎn)化設(shè)計(jì),降低硬件資源開(kāi)銷(xiāo),可以在FPGA中利用IP核實(shí)現(xiàn)的嵌入式微處理器來(lái)對(duì)串口數(shù)據(jù)進(jìn)行處理。 本文中的設(shè)計(jì)采用了XILINX的FPGA,可選用的嵌入式微處理器IP核種類(lèi)繁多,但基于對(duì)硬件資源開(kāi)銷(xiāo)最少的考慮,最終選用了Picoblaze。 嵌入式微處理器PicoB
- 關(guān)鍵字: FPGA SOC 串口 MCU和嵌入式微處理器
前沿技術(shù)提高圖像處理實(shí)例分析
- intevac是商用和軍用市場(chǎng)光學(xué)產(chǎn)品的前沿開(kāi)發(fā)商。本文介紹該公司nightvista嵌入式電子系統(tǒng)的開(kāi)發(fā),該產(chǎn)品是高性能超低亮度緊湊型攝像機(jī)。該攝像機(jī)最初采用了流行的數(shù)字信號(hào)處理器、幾個(gè)assp和外部存儲(chǔ)器件。系統(tǒng)對(duì)性能的需求越來(lái)越高,工程師團(tuán)隊(duì)決定試驗(yàn)一種替代方案——在可編程邏輯中實(shí)現(xiàn)可配置軟核處理器。這一決定帶來(lái)了以下好處: 達(dá)到了目標(biāo)所要求的性能: 1.在單個(gè)FPGA中集成了分立的元件和數(shù)字信號(hào)處理(dsp)功能 2.功耗降低了近80% 3.將五塊元件板縮減到一塊,顯著
- 關(guān)鍵字: intevac FPGA 圖像處理 音視頻技術(shù)
一種基于FPGA的新型誤碼測(cè)試儀的設(shè)計(jì)與實(shí)現(xiàn)
- 引言 誤碼儀是評(píng)估信道性能的基本測(cè)量?jī)x器。本文介紹的誤碼儀結(jié)合FPGA 的特點(diǎn),采用全新的積分式鑒相結(jié)構(gòu),提出了一種新的誤碼測(cè)試方法,經(jīng)多次測(cè)試驗(yàn)證,方案可行,設(shè)計(jì)的系統(tǒng)穩(wěn)定。本文設(shè)計(jì)的誤碼儀由兩部分組成:發(fā)信機(jī)和接收機(jī)。 1 發(fā)信機(jī) 發(fā)信機(jī)的主要功能是產(chǎn)生具有隨機(jī)特性的偽隨機(jī)m 序列,通過(guò)FPGA 由VHDL 編程實(shí)現(xiàn)。偽隨機(jī)序列產(chǎn)生原理如下: 圖1 偽隨機(jī)序列產(chǎn)生原理圖 其中,ak-i是各移位寄存器的狀態(tài),Ci對(duì)應(yīng)各寄存器的反饋系數(shù),為1表示參與反饋
- 關(guān)鍵字: FPGA 測(cè)試儀 VHDL MCU和嵌入式微處理器
fpga-pwm介紹
您好,目前還沒(méi)有人創(chuàng)建詞條fpga-pwm!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
