0引言基于SRAM工藝FPGA在每次上電后需要進行配置,通常情況下FPGA的配置文件由片外專用的EPROM來加載。這種傳統(tǒng)配置方式是在FPGA的功能相對穩(wěn)定的情況下采用的。在系統(tǒng)設(shè)計要求配置速度高、容量大、以及遠程升級時,
關(guān)鍵字:
FPGA ARM 原理 方法
下一代電子設(shè)計軟件與服務(wù)開發(fā)商 Altium公司近日宣布為2012年全國職業(yè)院校技能大賽高職組“電子產(chǎn)品設(shè)計及制作(基于FPGA)”廣東省選拔賽提供全程技術(shù)支持,并向所有參賽選手贊助Altium Designer 10使用授權(quán),助力廣大參賽者打破技術(shù)壁壘,釋放設(shè)計潛力。
關(guān)鍵字:
Altium FPGA 電子設(shè)計
基于FPGA的智能超聲波功率源的設(shè)計,近年來,超聲波在工業(yè)中的應(yīng)用不斷涌現(xiàn),比如超聲波探傷,超聲波清洗等等。伴隨著超聲研究的熱門,如何有效的產(chǎn)生符合要求的超聲波功率源也變的迫切起來,其性能特點直接影響著超聲的研究工作。上述研究需要超聲波具有高
關(guān)鍵字:
FPGA 超聲波功率源
摘要:為了對中頻PCM信號進行直接解調(diào),提出一種全新的數(shù)字化PCM中頻解調(diào)器的設(shè)計方法。在實現(xiàn)過程中,采用大規(guī)模的FPGA芯片對位幀同步器進行了融合,便于設(shè)備的集成化和小型化。這種新型的中頻解調(diào)器比傳統(tǒng)的基帶解
關(guān)鍵字:
FPGA PCM 數(shù)字化 中頻解調(diào)器
采用Xilinx 和FPGA的DDR2 SDRAM存儲器接口控制器的設(shè)計,本白皮書討論各種存儲器接口控制器設(shè)計所面臨的挑戰(zhàn)和 Xilinx 的解決方案,同時也說明如何使用 Xilinx軟件工具和經(jīng)過硬件驗證的參考設(shè)計來為您自己的應(yīng)用(從低成本的 DDR SDRAM 應(yīng)用到像 667 Mb/sDDR2 SDRAM 這樣的更
關(guān)鍵字:
接口 控制器 設(shè)計 存儲器 SDRAM Xilinx FPGA DDR2 采用
系統(tǒng)結(jié)構(gòu)框圖如圖1。其硬件結(jié)構(gòu)比較簡單,主要由單片機P89C51RD、RS-232/TTL接口電路MAX232和可編程邏輯器件FPGA三部分組成。單片機P89C51RD2是上位PC機和FPGA的連接紐帶,它通過并口發(fā)送數(shù)據(jù)給FPGA,另一邊通過RS-2
關(guān)鍵字:
FPGA 單片機 可調(diào)延時模塊
例1:FPGA驅(qū)動LED靜態(tài)顯示 --文件名:decoder.vhd --功能:譯碼輸出模塊,LED為共陽接法 --最后修改日期:2004.3.24 library IEEE; use IEEE.STD_LOGIC_1164.ALL; use IEEE.STD_LOGIC_ARITH.ALL;
關(guān)鍵字:
FPGA VHDL LED 驅(qū)動
1 引 言 UART 即通用異步收發(fā)器,他廣泛使用串行數(shù)據(jù)傳輸協(xié)議。UART 功能包括微處理器接口、用于數(shù)據(jù)傳輸?shù)木彌_器(Buffer)、幀產(chǎn)生、奇偶校驗、并串轉(zhuǎn)換,用于數(shù)據(jù)接收的緩沖器、幀產(chǎn)生、奇偶校驗、串并轉(zhuǎn)換等。
關(guān)鍵字:
FPGA UART 電路實現(xiàn)
“我們在NI CompactRIO平臺上開發(fā)的SVC全數(shù)字控制系統(tǒng),大大縮短了產(chǎn)品上市的時間又保證了系統(tǒng)的穩(wěn)定性。”挑戰(zhàn):電弧爐、軋鋼機等大型工業(yè)設(shè)備在為企業(yè)創(chuàng)造產(chǎn)值的同時也帶來了無功分量和高次諧波等危害,
關(guān)鍵字:
FPGA 無功補償 控制器
電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
關(guān)鍵字:
DSP FPGA 汽車電子
電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
關(guān)鍵字:
激光 DSP FPGA 控制單元
引言可編程衰減器位于基站和終端之間,通過對射頻信號的衰減控制,實現(xiàn)對無線信號的模擬,從而實現(xiàn)對測試場景的模擬??删幊趟p器提供多個數(shù)控接口,從小到大可以構(gòu)建各個層次的測試網(wǎng)絡(luò)。所構(gòu)成的衰減矩陣通過模擬
關(guān)鍵字:
FPGA 可編程 衰減器
基于ARM+FPGA的重構(gòu)控制器設(shè)計, 可重構(gòu)技術(shù)是指利用可重用的軟硬件資源,根據(jù)不同的應(yīng)用需求,靈活地改變自身體系結(jié)構(gòu)的設(shè)計方法。常規(guī)SRAM工藝的FPGA都可以實現(xiàn)重構(gòu),利用硬件復(fù)用原理,本文設(shè)計的可重構(gòu)控制器采用ARM核微控制器作為主控制器
關(guān)鍵字:
控制器 重構(gòu) 設(shè)計 需求 不同 作為 FPGA 可以 靈活 系統(tǒng)
安富利公司 (NYSE: AVT) 旗下安富利電子元件亞洲 (Avnet Electronics Marketing Asia)與賽靈思公司 (NASDAQ: XLX) 日前宣布啟動亞洲區(qū)X-fest 研討會注冊。X-fest 是深受 FPGA、DSP 和嵌入式系統(tǒng)開發(fā)人員歡迎的、為期一天的培訓(xùn)活動。
關(guān)鍵字:
賽靈思 FPGA X-fest
基于FPGA技術(shù)的存儲器設(shè)計及其應(yīng)用,復(fù)雜可編程邏輯器件—FPGA技術(shù)在近幾年的電子設(shè)計中應(yīng)用越來越廣泛。FPGA具有的硬件邏輯可編程性、大容量、高速、內(nèi)嵌存儲陣列等特點使其特別適合于高速數(shù)據(jù)采集、復(fù)雜控制邏輯、精確時序邏輯等場合的應(yīng)用。而應(yīng)
關(guān)鍵字:
及其 應(yīng)用 設(shè)計 存儲器 FPGA 技術(shù) 基于
fpga-ask介紹
您好,目前還沒有人創(chuàng)建詞條fpga-ask!
歡迎您創(chuàng)建該詞條,闡述對fpga-ask的理解,并與今后在此搜索fpga-ask的朋友們分享。
創(chuàng)建詞條