fpga+dsp 文章 最新資訊
理解FPGA中的壓穩(wěn)態(tài)
- FPGA 設(shè)計人員可以通過增大tMET ,采用增加同步寄存器時序余量等設(shè)計方法來提高系統(tǒng)可靠性,增大亞穩(wěn)態(tài)MTBF。Altera 確定了其 FPGA 的MTBF 參數(shù),改進器件技術(shù),從而增大了亞穩(wěn)態(tài)MTBF。使用Altera FPGA 的設(shè)計人員可以利用Quartus II 軟件功能來報告設(shè)計的亞穩(wěn)態(tài)MTBF,優(yōu)化設(shè)計布局以增大MTBF。
- 關(guān)鍵字: 壓穩(wěn)態(tài) MTBF FPGA
ACTEL FPGA在便攜式系統(tǒng)中的應用分析
- 在上世紀最后的十年里,重復可編程邏輯器件大放異彩,在通信行也得到了廣泛的應用,這一時期FPGA 競爭基本上集中在容量,性能, IO 標準方面。而在便攜應用方面因為FPGA 的高昂的價格,驚人的功耗基本上很少應用。
- 關(guān)鍵字: Actel 便攜式系統(tǒng) FPGA
FPGA重復配置和測試的實現(xiàn)
- 從制造的角度來講,F(xiàn)PGA測試是指對FPGA器件內(nèi)部的邏輯塊、可編程互聯(lián)線、輸入輸出塊等資源的檢測。完整的FPGA測試包括兩步,一是配置FPGA、然后是測試FPGA,配置FPGA是指將FPGA通過將配置數(shù)據(jù)下載編程使其內(nèi)部的待測資源連接成一定的結(jié)構(gòu),在盡可能少的配置次數(shù)下保證FPGA內(nèi)部資源的測試覆蓋率,配置數(shù)據(jù)稱為TC,配置FPGA的這部分時間在整個測試流程占很大比例;測試FPGA則是指對待測FPGA施加設(shè)計好的測試激勵并回收激勵,測試激勵稱為TS。
- 關(guān)鍵字: 重復配置 測試 FPGA
目標設(shè)計平臺使基于FPGA的系統(tǒng)開發(fā)易如反掌
- ISE設(shè)計套件11的全功能版本將作為Virtex-6 FPGA套件的一部分推出,器件支持僅限于Vitex-6 LX240T-FF1156。Spartan-6 FPGA 套件包括ISE設(shè)計套件11 WebPACK軟件。ISE設(shè)計套件作為獨立產(chǎn)品另外提供,可提供全面的器件支持,邏輯版本的起價為2995美元??蛻艨蓮馁愳`思網(wǎng)站免費下載 ISE設(shè)計套件11的全功能30天評估版本。
- 關(guān)鍵字: 目標設(shè)計平臺 Virtex-6 FPGA 系統(tǒng)開發(fā)
依托FPGA開發(fā)高性能網(wǎng)絡安全處理平臺
- 通過FPGA來構(gòu)建一個低成本、高性能、開放架構(gòu)的數(shù)據(jù)平面引擎可以為網(wǎng)絡安全設(shè)備提供性能提高的動力。隨著互聯(lián)網(wǎng)技術(shù)的飛速發(fā)展,性能成為制約網(wǎng)絡處理的一大瓶頸問題。FPGA作為一種高速可編程器件,為網(wǎng)絡安全流量處理提供了一條低成本、高性能的解決之道。
- 關(guān)鍵字: 高性能 網(wǎng)絡安全 FPGA 處理平臺
目標設(shè)計平臺使基于FPGA的系統(tǒng)開發(fā)易如反
- 賽靈思公司在正式發(fā)布新一代旗艦產(chǎn)品高性能Virtex-6和低成本Spartan-6 FPGA時,首次提出了“目標設(shè)計平臺”的新概念。賽靈思目標設(shè)計平臺包含五個關(guān)鍵部分:Virtex-6和Spartan-6 FPGA器件、支持和集成業(yè)界成熟設(shè)計方法的設(shè)計環(huán)境、采用業(yè)界標準FPGA多層連接器的可擴展板和套件、提供接口的IP內(nèi)核和強大的參考設(shè)計。
- 關(guān)鍵字: 目標設(shè)計平臺 系統(tǒng)開發(fā) FPGA Virtex-6 Spartan-6
mcu,DSP,PLD/EDA的介紹/比較/分析
- 當今,數(shù)字時代的核心動力便是單片機,DSP ,PLD/ EDA ,以其各自的特點滿足了各種需要,推動著信息技術(shù)的快速發(fā)展。這里將對這三類電子產(chǎn)品分別加以介紹,并作比較和分析。
- 關(guān)鍵字: 單片機(Single-chipMicrocomputer) 數(shù)字信號處理(DSP) 可編程邏輯器件(PLD)/電子設(shè)計自動化(EDA)
基于C5509A的功放閉環(huán)數(shù)字控制系統(tǒng)(圖)
- 隨著通信系統(tǒng)的發(fā)展,要求通信具有更高的傳輸可靠性、更強的抗干擾能力。在無線信號發(fā)射過程中,射頻信號必須經(jīng)功放放大,再經(jīng)天線發(fā)射出去,信號經(jīng)功放后的幅度和穩(wěn)定性對通信的可靠性和抗干擾起著關(guān)鍵作用。攻放輸出信號的幅度越大通信可靠性越穩(wěn)定,接收的準確性和可靠性就越高。在發(fā)射端,功放輸出功率控制一方面需要保證功放的安全可靠,另一方面又要盡可能使功放輸出功率最大。因此,對功放的輸出功率控制就顯得十分重要,早期的功放控制一般采用模擬等方法實現(xiàn)。
- 關(guān)鍵字: C5509A DSP 功放 閉環(huán) 數(shù)字控制
fpga+dsp介紹
您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
