熟女俱乐部五十路二区av,又爽又黄禁片视频1000免费,国产卡一卡二卡三无线乱码新区,中文无码一区二区不卡αv,中文在线中文a

首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga+arm

fpga+arm 文章 最新資訊

ARM簡介

  •     ARM(Advanced RISC Machines)是微處理器行業(yè)的一家知名企業(yè),設(shè)計了大量高性能、廉價、耗能低的RISC處理器、相關(guān)技術(shù)及軟件。技術(shù)具有性能高、成本低和能耗省的特點。適用于多種領(lǐng)域,比如嵌入控制、消費/教育類多媒體、DSP和移動式應(yīng)用等。   ARM將其技術(shù)授權(quán)給世界上許多著名的半導(dǎo)體、軟件和OEM廠商,每個廠商得到的都是一套獨一無二的ARM相關(guān)技術(shù)及服務(wù)。利用這種合伙關(guān)系,ARM很快成為許多全球性RISC標(biāo)準(zhǔn)的締造者。   目
  • 關(guān)鍵字: 嵌入式新聞  處理器  ARM  專題ARM  

基于FPGA的偽碼測距電路的設(shè)計與實現(xiàn)

  •     1 引 言   現(xiàn)場可編程門陣列(FPGA)用硬件電路完成算法的過程,一方面解決了系統(tǒng)的開銷問題,提供了提高系統(tǒng)整體性能的條件,另一方面,由于靜態(tài)RAM型的FPGA具備可重構(gòu)特性,這使得資源利用率得到顯著提高。FPGA既具有通用計算系統(tǒng)的靈活性,又有專用處理系統(tǒng)的性能,對實現(xiàn)高性能信號處理具有很高的應(yīng)用價值,而且可重構(gòu)的特性使其可以根據(jù)算法來調(diào)整相應(yīng)的通信結(jié)構(gòu)和數(shù)據(jù)字長。FPGA以其高度的靈活性與硬件的高密度性在通信信號處理中得到了廣泛的應(yīng)用。   在對Xili
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  FPGA  偽碼測距  

基于DSP和ARM的音頻處理系統(tǒng)設(shè)計

  • 本文闡述了由三者組成的音頻處理系統(tǒng)的硬件接口設(shè)計和軟件編程,提供了有效和實用的音頻處理系統(tǒng)方案。
  • 關(guān)鍵字: 理系  設(shè)計  處理  音頻  DSP  ARM  基于  

FPGA創(chuàng)新中心落戶無錫國家集成電路設(shè)計基地

  • 可編程解決方案領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx)與無錫國家高新技術(shù)產(chǎn)業(yè)開發(fā)區(qū)管理委員會今天共同宣布成立無錫國家集成電路設(shè)計基地FPGA(現(xiàn)場可編程門陣列)創(chuàng)新中心,并隆重舉行賽靈思正式授權(quán)“無錫國家集成電路設(shè)計基地—賽靈思聯(lián)合實驗室”揭牌儀式。無錫新區(qū)管委會副主任朱曉紅以及賽靈思公司研究實驗室高級總監(jiān)、全球大學(xué)計劃負責(zé)人Patrick Lysaght等出席了成立大會并為聯(lián)合實驗室揭牌。 作為國家級的集成電路設(shè)計基地,新的FPGA創(chuàng)新中心的成立以及聯(lián)合實驗室的打造,意味著可編程設(shè)計在電子設(shè)計領(lǐng)域的
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  FPGA  無錫  集成電路設(shè)計  嵌入式  

FPGA:22年從配角到主角

  •     任何一個從事后看來很成功的新事物從誕生到發(fā)展壯大都不可避免地經(jīng)歷過艱難的歷程并可能成為被研究的案例,F(xiàn)PGA也不例外。1985年,當(dāng)全球首款FPGA產(chǎn)品——XC2064誕生時,注定要使用大量芯片的PC機剛剛走出硅谷的實驗室進入商業(yè)市場,因特網(wǎng)只是科學(xué)家和政府機構(gòu)通信的神秘鏈路,無線電話笨重得像磚頭,日后大紅大紫的Bill Gates正在為生計而奮斗,創(chuàng)新的可編程產(chǎn)品似乎并沒有什么用武之地。   事實也的確如此。最初,F(xiàn)PGA只是用于膠合邏輯,從膠合邏輯到算法
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  FPGA  嵌入式  

數(shù)字差分BPSK擴頻接收機的設(shè)計與FPGA實現(xiàn)

利用FPGA實現(xiàn)UART的設(shè)計

  • 引 言   隨著計算機技術(shù)的發(fā)展和廣泛應(yīng)用,尤其是在工業(yè)控制領(lǐng)域的應(yīng)用越來越廣泛,計算機通信顯的尤為重要。串行通信雖然使設(shè)備之間的連線大為減少,但隨之帶來串/并轉(zhuǎn)換和位計數(shù)等問題,這使串行通信技術(shù)比并行通信技術(shù)更為復(fù)雜。串/并轉(zhuǎn)換可用軟件實現(xiàn),也可用硬件實現(xiàn)。用軟件實現(xiàn)串行傳送大多采用循環(huán)移位指令將一個字節(jié)由高位到低位(或低位到高位)一位一位依次傳送,這種方法雖然簡單但速度慢,而且大量占用CPU的時間,影響系統(tǒng)的性能。更為方便的實現(xiàn)方法是用硬件,目前微處理器串行接口常用的LSI 芯片是UART(通用異
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  UART  FPGA  

基于FPGA的八位RISC CPU的設(shè)計

  •     1  引 言   隨著數(shù)字通信和工業(yè)控制領(lǐng)域的高速發(fā)展,要求專用集成電路(ASIC)的功能越來越強,功耗越來越低,生產(chǎn)周期越來越短,這些都對芯片設(shè)計提出了巨大的挑戰(zhàn),傳統(tǒng)的芯片設(shè)計方法已經(jīng)不能適應(yīng)復(fù)雜的應(yīng)用需求了。SoC(System on a Chip)以其高集成度,低功耗等優(yōu)點越來越受歡迎。開發(fā)人員不必從單個邏輯門開始去設(shè)計ASIC,而是應(yīng)用己有IC芯片的功能模塊,稱為核(core),或知識產(chǎn)權(quán)(IP)宏單元進行快速設(shè)計,效率大為提高。CPU 的IP
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  RISC  CPU  FPGA  

DCS控制器中采用ARM處理器的冗余設(shè)計

  •     在自動化的許多領(lǐng)域,有效性的要求越來越高,因而對自動化系統(tǒng)的容錯水平的要求也變得越來越高,尤其在設(shè)備停機代價非常大的場合。為了滿足這些嚴格的要求,在DCS系統(tǒng)中通常采用冗余技術(shù),這樣才能夠滿足這些領(lǐng)域所需要的安全性、可靠性和有效性的標(biāo)準(zhǔn)。   在DCS控制系統(tǒng)中,分布處理單元是系統(tǒng)關(guān)鍵的部分。當(dāng)前這些分布處理單元的控制器往往是基于86系列CPU建構(gòu)的,這種架構(gòu)目前被廣泛采用。但是由于86系列分布處理單元的特點,導(dǎo)致現(xiàn)在的控制器處理單元存在很多的缺點,如放熱量大等。
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  DCS  ARM  處理器  

Altera首次實現(xiàn)了對關(guān)鍵工業(yè)以太網(wǎng)協(xié)議的FPGA IP支持

  •   Altera公司日前宣布為工業(yè)自動化應(yīng)用中的以太網(wǎng)通信協(xié)議提供FPGA支持,這些應(yīng)用包括ProfiNet、Ethernet/IP、Modbus-IDA、EtherCAT、SERCOS III接口和Ethernet Powerlink等。這些關(guān)鍵通信協(xié)議的知識產(chǎn)權(quán)(IP)內(nèi)核現(xiàn)在可以在Altera低成本Cyclone®系列FPGA中實現(xiàn)。   設(shè)計人員利用工業(yè)以太網(wǎng)IP內(nèi)核可以在一塊電路板上實現(xiàn)任何標(biāo)準(zhǔn),這不但減小了外形尺寸,而且節(jié)省了時間。系統(tǒng)OEM能夠以高性價比方式在其自動化產(chǎn)品中增加工業(yè)
  • 關(guān)鍵字: 工業(yè)以太網(wǎng)  FPGA  IP  嵌入式  工業(yè)控制  

基于FPGA的智能控制器設(shè)計及測試方法研究

  • 摘要:通過模糊自整定PID控制器的設(shè)計,本文提出了一種基于VHDL描述、DSP Builder和Modelsim混合仿真、FPGA實現(xiàn)的智能控制器設(shè)計及測試新方法。首先,通過MATLAB仿真,得出智能控制器的結(jié)構(gòu)和參數(shù)。然后,基于VHDL進行智能控制器的數(shù)字化實現(xiàn)及其開環(huán)測試。在此基礎(chǔ)上,通過分析一般智能控制器的測試特點,采用DSP Builder構(gòu)建閉環(huán)測試系統(tǒng),Modelsim運行DSP Builder生成文件來驗證QuartusII中所做VHDL設(shè)計的測試方法。實驗表明,該測試方法能有效模擬控制器的
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  FPGA  智能控制器  嵌入式  

Stratix II FPGA系統(tǒng)電源設(shè)計

  • 基于MAX1951的諸多特點,本文給出了采用該器件為Stratix II FPGA系統(tǒng)供電以降低其功耗的設(shè)計方案。
  • 關(guān)鍵字: 電源  設(shè)計  系統(tǒng)  FPGA  II  Stratix  

Altera宣布其Cyclone III FPGA提供對EtherCAT IP支持

  •   Altera公司日前宣布為EtherCAT技術(shù)協(xié)會的EtherCAT協(xié)議提供知識產(chǎn)權(quán)(IP)支持。此前IP是針對Cyclone® II器件,現(xiàn)在將針對Altera新的低成本、低功耗Cyclone III FPGA。   EtherCAT技術(shù)協(xié)會執(zhí)行總監(jiān)Martin Rostan說:“在競爭非常激烈的工廠自動化設(shè)備市場上,企業(yè)正在尋找能夠迅速突出產(chǎn)品優(yōu)勢的新功能和特性。Cyclone III FPGA實現(xiàn)對EtherCAT的支持,使設(shè)計人員能夠以高性價比方式,輕松加入實時以太網(wǎng)功能。”   
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  Altera  FPGA  Cyclone  EtherCAT  IP  嵌入式  

利用FPGA實現(xiàn)UART的設(shè)計

  • 引 言   隨著計算機技術(shù)的發(fā)展和廣泛應(yīng)用,尤其是在工業(yè)控制領(lǐng)域的應(yīng)用越來越廣泛,計算機通信顯的尤為重要。串行通信雖然使設(shè)備之間的連線大為減少,但隨之帶來串/并轉(zhuǎn)換和位計數(shù)等問題,這使串行通信技術(shù)比并行通信技術(shù)更為復(fù)雜。串/并轉(zhuǎn)換可用軟件實現(xiàn),也可用硬件實現(xiàn)。用軟件實現(xiàn)串行傳送大多采用循環(huán)移位指令將一個字節(jié)由高位到低位(或低位到高位)一位一位依次傳送,這種方法雖然簡單但速度慢,而且大量占用CPU的時間,影響系統(tǒng)的性能。更為方便的實現(xiàn)方法是用硬件,目前微處理器串行接口常用的LSI 芯片是UART(通用異
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  FPGA  UART  嵌入式  

降低FPGA功耗的設(shè)計

  •   使用這些設(shè)計技巧和ISE功能分析工具來控制功耗   新一代 FPGA的速度變得越來越快,密度變得越來越高,邏輯資源也越來越多。那么如何才能確保功耗不隨這些一起增加呢?很多設(shè)計抉擇可以影響系統(tǒng)的功耗,這些抉擇包括從顯見的器件選擇到細小的基于使用頻率的狀態(tài)機值的選擇等。   為了更好地理解本文將要討論的設(shè)計技巧為什么能夠節(jié)省功耗,我們先對功耗做一個簡單介紹。   功耗包含兩個因素:動態(tài)功耗和靜態(tài)功耗。動態(tài)功耗是指對器件內(nèi)的容性負載充放電所需的功耗。它很大程度上取決于  頻率、電壓和負載
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機  FPGA  功耗  嵌入式  
共10218條 648/682 |‹ « 646 647 648 649 650 651 652 653 654 655 » ›|

fpga+arm介紹

您好,目前還沒有人創(chuàng)建詞條fpga+arm!
歡迎您創(chuàng)建該詞條,闡述對fpga+arm的理解,并與今后在此搜索fpga+arm的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473