熟女俱乐部五十路二区av,又爽又黄禁片视频1000免费,国产卡一卡二卡三无线乱码新区,中文无码一区二区不卡αv,中文在线中文a

首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga soc

fpga soc 文章 最新資訊

精確綜合:下一代FPGA綜合平臺

  • 概述 電子系統(tǒng)設計正在發(fā)生著重要的轉變??删幊踢壿嬈骷乖O計者可以開發(fā)具有千萬門以上、頻率超過300MHz以及嵌入式處理器的電路,能夠集成完整的系統(tǒng)。這一技術進步通過提供ASIC領域之外的全面的方法,正在引起設計過程的轉變。在迅速變化的可編程邏輯領域,EDA提供商面臨的挑戰(zhàn)是,如何提供與硅容量和復雜性同步的設計工具和方法。例如,ASIC領域用了15年來合并硅處理和基于可靠的功能性EDA軟件的設計方法。這種ASIC技術曾經是工業(yè)領域的驅動力和發(fā)展方向??梢哉fASIC處理造就了電子工業(yè)廉價的方案,導
  • 關鍵字: FPGA  

SoC中的電源設計、分析與驗證

  • 2004年6月A版 摘  要:本文分析了深亞微米下超大規(guī)模SoC的電源設計中存在的問題,給出了業(yè)界適用的設計、驗證方法,并以工程設計為例,給出層次性SoC設計中電源設計、驗證的適用流程。 關鍵詞:系統(tǒng)芯片;電源電壓降;地電壓反彈;電源網格 引言   SoC(系統(tǒng)芯片)是現(xiàn)代微電子技術向前發(fā)展的必然趨勢。與工藝技術逐步先進的變化相適應,SoC芯片上的內核邏輯的供電電壓也逐步降低。供電電源電壓減小的一個顯著好處是使整個芯片的功耗降低,然而它同時也帶來了芯片噪聲容限降低的負面影響。芯片供電電源
  • 關鍵字: SoC  SoC  ASIC  

FPSLIC簡化SoC設計

  • 電子設計應用2004年第9期 門陣列的好處在于它不僅可以減小PCB板的尺寸,而且可以降低功耗、提高可靠性,以及降低整個系統(tǒng)成本。但由于門陣列的設計工具價格太高, 流片費用(NRE)的負擔太重,風險高,設計周期太長, 所以不能被一般公司所采用。Xilinx開發(fā)出的第一批基于SRAM的FPGA, 由于其軟件價格很低,沒有流片費用,所以它比門陣列更容易普及而被工程師所采用。如今芯片產業(yè)已經可以把數百萬門的邏輯放入一個芯片里,使其達到可以把整個系統(tǒng)濃縮到單個芯片的程度,這不僅代表把邏輯和ASIC 放入單一芯片,它
  • 關鍵字: FPSLIC  SoC  ASIC  

賽普拉斯宣布已開始生產一款新型可編程系統(tǒng)級芯片(PSoCTM)混合信號陣列

  • 賽普拉斯半導體公司 (NYSE:CY) 的子公司賽普拉斯微系統(tǒng)有限公司(Cypress MicroSystems)于今日宣布已開始生產一款新型可編程系統(tǒng)級芯片(PSoCTM)混合信號陣列。這種具有擴展數字集成功能的新型器件拓展了廣受歡迎的PSoC架構的適用范圍,以滿足消費類、工業(yè)、辦公自動化、電信和汽車應用中更大規(guī)模、更復雜的嵌入式控制功能的需要。賽普拉斯微系統(tǒng)公司的市場副總裁John McDonald說:“我們注意到客戶需要更多的數字功能,以提高外圍部件的集成度。我們的新款PSoC器件使得可用于實現(xiàn)片上
  • 關鍵字: 賽普拉斯  SoC  ASIC  

GPIB接口的FPGA實現(xiàn)

  • 電子設計應用2004年第10期摘    要:GPIB接口是測試儀器中常用的接口方式。通過將接口設計分解為同步狀態(tài)機設計和寄存器讀寫電路設計,采用Verilog語言實現(xiàn)了滿足IEEE488.1協(xié)議的IP Core設計。將此IP Core固化到FPGA芯片中即可實現(xiàn)GPIB各種接口功能。關鍵詞:GPIB接口;狀態(tài)機;FPGA引言在自動測試領域中,GPIB通用接口是測試儀器常用的接口方式,具有一定的優(yōu)勢。通過GPIB組建自動測試系統(tǒng)方便且費用低廉。而GPIB控制芯片是自動測試系統(tǒng)中
  • 關鍵字: FPGA  GPIB接口  狀態(tài)機  

實現(xiàn)FPGA與PC的串行通信

  • 電子設計應用2004年第10期摘    要:本文主要介紹了基于FPGA技術實現(xiàn)與PC串行通信的過程,給出了各個模塊的具體實現(xiàn)方法,分析了實現(xiàn)結果,驗證了串行通信的正確性。關鍵詞:串行通信;FPGA引言串行通信即串行數據傳輸,實現(xiàn)FPGA與PC的串行通信在實際中,特別是在FPGA的調試中有著很重要的應用。調試過程一般是先進行軟件編程仿真,然后將程序下載到芯片中驗證設計的正確性,目前還沒有更好的工具可以在下載后實時地對FPGA的工作情況和數據進行分析。通過串行通信,可以向FPGA
  • 關鍵字: FPGA  串行通信  

應用SoPC Builder開發(fā)電子系統(tǒng)

  • 電子設計應用2004年第9期摘    要:本文從系統(tǒng)總線設計、用戶自定義指令和FPGA協(xié)處理器的應用這三個方面詳細介紹了如何應用SoPC設計思想和SoPC Builder工具來開發(fā)電子系統(tǒng)。通過應用SoPC Builder開發(fā)工具,設計者可以擺脫傳統(tǒng)的、易于出錯的軟硬件設計細節(jié),從而達到加快項目開發(fā)、縮短開發(fā)周期、節(jié)約開發(fā)成本的目的。關鍵詞:SoPC;SoPC Builder;FPGA引言隨著技術的進一步發(fā)展,SoC設計面臨著一些諸如如何進行軟硬件協(xié)同設計,如何縮短電子產品開
  • 關鍵字: FPGA  SoPC  SoPC  Builder  

基于FPGA的誤碼測試儀

  • 2004年4月A版 摘  要:本文提出了一種基于FPGA的誤碼測試方案,并在FPGA上實現(xiàn)了其功能。該方案不僅納入了“同步保護”的思想,同時對誤碼率量級的判斷也提出了一種簡化而又可行的方法。 關鍵詞:誤碼測試;FPGA;m序列;同步   在數字通信系統(tǒng)中,為了檢測系統(tǒng)的性能,通常使用誤碼分析儀對其誤碼性能進行測量。誤碼分析儀給工程實際應用帶來了極大的便利,比如它有豐富的測試接口和測試內容,并能將結果直觀、準確的顯示出來。但是它的價格昂貴,并且通常需要另加外部輔助長線驅動電路才能與某些系統(tǒng)接
  • 關鍵字: FPGA  嵌入式  

Mentor Graphics公司與華為公司共建SoC軟硬件協(xié)同驗證環(huán)境

  • 日前,Mentor和華為共同宣布共同建立SOC軟硬件協(xié)同驗證環(huán)境。旨在加強SoC驗證方面雙方的全面合作。事先,華為已經利用Mentor公司提供的Seamless軟硬件協(xié)同驗證方案成功建立了ARM-based SoC驗證環(huán)境。利用Seamless協(xié)同驗證環(huán)境,華為已經成功調試,并解決了多款基于ARM7TDMI、 ARM926ejs、Power PC的SoC芯片軟硬件接口問題。華為早在上個世紀90年代就認識到SoC的功能驗證比傳統(tǒng)的ASIC的功能驗證更具有挑戰(zhàn)性,需要付出更多的仿真努力,同時產品的開發(fā)周期也更
  • 關鍵字: Mentor  Graphics  SoC  ASIC  

北京集成電路設計園選用Cadence SoC Encounter設計平臺

  • 美國Cadence設計系統(tǒng)公司公司(紐約證券交易所代碼:CDN)董事會主席Ray Bingham先生一行,到北京集成電路設計園訪問, 設計園公司總經理郝偉亞先生詳細介紹了設計園以及北京集成電路設計產業(yè)發(fā)展情況。Ray Bingham先生表示,Cadence長期致力于中國電子產業(yè)的發(fā)展,支持北京集成電路產業(yè)的發(fā)展,對于作為中國7個國家IC設計基地之一的北京集成電路設計園,擴展其數字設計平臺,選用Cadence SoC Encounter為實現(xiàn)很復雜、高性能的芯片提供經過驗證的設計工具,應對納米技術挑戰(zhàn),感
  • 關鍵字: Cadence  SoC  ASIC  

高速SoC單片機C8051F

  • 美國Cygnal公司專門從事混合信號系統(tǒng)芯片(SoC)單片機的設計與制造。公司更新了原51單片機結構,設計了具有自主產權的CIP-51內核,運行速度高達每秒25MIPS?,F(xiàn)已設計并為市場提供了29個品種的C8051F系列SoC單片機,預計今年年內還將完成20多個新的SoC單片機的設計。 C8051F系列是集成的混合信號系統(tǒng)芯片SoC單片機,具有與MCS-51內核及指令集完全兼容的微控制器,除了具有標準8051的數字外設部件之外,片內還集成了數據采集和控制系統(tǒng)中常用的模擬部件和其它數字外設及功能部件(參見圖
  • 關鍵字: SoC  ASIC  

2004年,賽靈思成立20周年慶典

  •   2004年,賽靈思成立20周年慶典。通過表彰員工、用戶、股東、合作伙伴和當地社區(qū),公司慶祝了它的20歲生日。
  • 關鍵字: 賽靈思  FPGA  

橢圓曲線加密的硬件實現(xiàn)

  • 摘 要: 橢圓曲線加密是一種目前已知的所有公鑰密碼體制中能夠提供最高比特強度的一種公鑰體制。在FPGA實現(xiàn)橢圓曲線加密系統(tǒng)時,基于GF(2)的多項式有限域中的乘法、求逆運算是其中的兩大難點。本文提供了一種橢圓曲線加密的FPGA實現(xiàn)的結構,著重討論了基于GF(2)的多項式有限域中的乘法、求逆運算的實現(xiàn),并與軟件實現(xiàn)的性能進行了比較。關鍵詞: FPGA;多項式有限域;橢圓曲線加密系統(tǒng)加密的安全性從數論的角度來說,任何公鑰密碼系統(tǒng)都建立在一個NP(無法處理的問題)的基礎上,即對于特定的問題,沒有辦法找到一個
  • 關鍵字: FPGA  多項式有限域  橢圓曲線加密系統(tǒng)  

推動標準的平臺

  • 概述在復雜SoC設計中,設計的可復用性是一種公認的能有效提升設計效率的方法。單純地強調開發(fā)和集成硬件IP(intellectual property)模塊還不夠完全,人們應該繼續(xù)提高IP的抽象層次——從簡單的組件到完整的功能子系統(tǒng),為SoC設計提供一個靈活而穩(wěn)定的出發(fā)點。目前許多公司都進行基于平臺的設計,希望借此來滿足越來越緊迫的產品上市時間要求。然而,如果只是簡單地把一個原來的設計轉移到另一個產品設計中去會帶來很多問題。假如這個設計沒有考慮到設計的可復用性,并且缺乏足夠的文檔說明,那么改寫該設計花費的時
  • 關鍵字: SoC  

WCDMA速率適配算法的FPGA實現(xiàn)

  • 摘 要: 為了支持多媒體業(yè)務的傳輸,第三代移動通信WCDMA系統(tǒng)采用了獨特的編碼復接方案,同時也加大了系統(tǒng)復雜度,并引入了較長的處理時延。速率適配算法是業(yè)務復用方案的核心算法。本文具體提出了在FPGA中進行模塊合并、產生鑿孔圖樣進行比特積攢搬移的實現(xiàn)方案,縮短了處理延時,大大提高了系統(tǒng)的處理能力。關鍵詞:編碼復接;速率適配;FPGA;鑿孔圖樣;保留比特搬移引言隨著因特網爆炸性的增長以及各種無線業(yè)務需求的增加,傳統(tǒng)的無線通信網已經越來越無法適應人們的需要。因此,以大容量、高數據率和承載多媒體業(yè)務為目的的
  • 關鍵字: FPGA  保留比特搬移  編碼復接  速率適配  鑿孔圖樣  
共7987條 530/533 |‹ « 524 525 526 527 528 529 530 531 532 533 »

fpga soc介紹

您好,目前還沒有人創(chuàng)建詞條fpga soc!
歡迎您創(chuàng)建該詞條,闡述對fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473