熟女俱乐部五十路二区av,又爽又黄禁片视频1000免费,国产卡一卡二卡三无线乱码新区,中文无码一区二区不卡αv,中文在线中文a

首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga ip

fpga ip 文章 最新資訊

Cadence推出C-to-Silicon Compiler拓展系統(tǒng)級產(chǎn)品

  •   全球電子設(shè)計(jì)創(chuàng)新領(lǐng)先企業(yè)Cadence設(shè)計(jì)系統(tǒng)公司(納斯達(dá)克: CDNS),今天宣布推出Cadence® C-to-Silicon Compiler,這是一種高階綜合產(chǎn)品,能夠讓設(shè)計(jì)師在創(chuàng)建和復(fù)用系統(tǒng)級芯片IP的過程中,將生產(chǎn)力提高10倍。C-to-Silicon Compiler中的創(chuàng)新技術(shù)成為溝通系統(tǒng)級模型之間的橋梁,它們通常是用C/C++ 和SystemC寫成的,而寄存器傳輸級(RTL)模型通常被用于檢驗(yàn)、實(shí)現(xiàn)和集成SoC。這種重要的新功能對于開發(fā)新型SoC和系統(tǒng)級IP,用于消費(fèi)電子、無
  • 關(guān)鍵字: Cadence  RTL  SoC  IP  

一種基于FPGA控制全彩大屏幕顯示的設(shè)計(jì)(圖)

基于DSP的圖象采集與處理系統(tǒng)的設(shè)計(jì)

  •   0 引言   圖像處理系統(tǒng)的一個(gè)關(guān)鍵問題就是數(shù)據(jù)量龐大,數(shù)據(jù)處理相關(guān)性高,實(shí)時(shí)實(shí)現(xiàn)比較困難。即使采用高速單片機(jī)也無法滿足實(shí)時(shí)處理的需求,而DSP芯片則具有速度快,信號處理功能強(qiáng)大,實(shí)時(shí)性好等特點(diǎn),因此,將DSP用于圖像處理可使這一難題得到較好的解決。   1 系統(tǒng)構(gòu)成   本系統(tǒng)采用基于CameraLink接口的圖像輸出相機(jī)。DSP采用TI的TMS320C6711,這是一種高性能DSP處理器,其工作頻率為150 MHz,最大處理能力高達(dá)900MFLOps,該DSP既可滿足高速處理要求,又可滿足高
  • 關(guān)鍵字: DSP  圖象采集與處理  Camera Link  USB  FPGA  

可定制軟微處理器內(nèi)核的配置策略

  •   可定制微處理器內(nèi)核有兩個(gè)特性:可配置性和可擴(kuò)展性。可配置性是指設(shè)計(jì)工程師可以更改處理器的現(xiàn)有特性。可擴(kuò)展性是指能加入處理器本身沒有的功能特點(diǎn),從而增加處理器的基本功能。   從底層修改CPU結(jié)構(gòu)的能力使得用戶可定制處理器很顯著地區(qū)別于傳統(tǒng)的結(jié)構(gòu)固定的CPU,設(shè)計(jì)工程師在設(shè)計(jì)處理器功能時(shí)有更大的自由度,例如:在設(shè)計(jì)時(shí)可以根據(jù)具體的應(yīng)用需要定義一組指令;加入新的通用寄存器;定義新的條件代碼;根據(jù)在仿真器上運(yùn)行的軟件反饋信息來精細(xì)地調(diào)整指令和數(shù)據(jù)緩存的大小和結(jié)構(gòu);在SRAM或邏輯電路內(nèi)實(shí)現(xiàn)內(nèi)核寄存器文件以
  • 關(guān)鍵字: 微處理器  內(nèi)核  IP  緩存  

2008年嵌入式設(shè)計(jì)調(diào)查結(jié)果:工程師很辛苦

  •   Tech Insights/Embedded Systems Design 2008年嵌入式市場調(diào)研報(bào)告表明,嵌入式系統(tǒng)設(shè)計(jì)人員在2008年要參與更多項(xiàng)目的開發(fā),按期完成開發(fā)任務(wù)是他們最大的問題,有一半以上(大于50%)的開發(fā)項(xiàng)目不能按期完成。?   調(diào)查結(jié)果表明:自2005年以來,2008年新項(xiàng)目對應(yīng)項(xiàng)目改進(jìn)的比例是這幾年中最高的。在所有開發(fā)項(xiàng)目中,新開發(fā)項(xiàng)目占46%,剩余54%為以往開發(fā)項(xiàng)目的升級和改進(jìn)。項(xiàng)目的改進(jìn)和升級主要是針對新的軟件特性(占81%),或因采用了新處理器(55%),
  • 關(guān)鍵字: 嵌入式  設(shè)計(jì)  工程師  商用OS  定制OS  FPGA  DSP  MCU  

一種機(jī)器人視覺系統(tǒng)模塊的設(shè)計(jì)

  •   一、概述   視覺技術(shù)是近幾十年來發(fā)展的一門新興技術(shù)。機(jī)器視覺可以代替人類的視覺從事檢驗(yàn)、目標(biāo)跟蹤、機(jī)器人導(dǎo)向等方面的工作,特別是在那些需要重復(fù)、迅速的從圖象中獲取精確信息的場合。盡管在目前硬件和軟件技術(shù)條件下,機(jī)器視覺功能還處于初級水平,但其潛在的應(yīng)用價(jià)值引起了世界各國的高度重視,發(fā)達(dá)國家如美國、日本、德國、法國等都投入了大量的人力物力進(jìn)行研究,近年來已經(jīng)在機(jī)器視覺的某些方面獲得了突破性的進(jìn)展,機(jī)器視覺在車輛安全技術(shù)、自動(dòng)化技術(shù)等應(yīng)用中也越來越顯示出其重要價(jià)值。本文根據(jù)最新的CMOS圖像采集芯片設(shè)
  • 關(guān)鍵字: 機(jī)器人  機(jī)器視覺  CMOS  圖像傳感器  FPGA  

IP多媒體子系統(tǒng)柜架結(jié)構(gòu)研究

  •   1 UMTS版本的演進(jìn)   早在上世紀(jì)90年代初期,歐洲電信標(biāo)準(zhǔn)協(xié)會(huì)(ETSI)就開始為3G標(biāo)準(zhǔn)征求技術(shù)方案,并將3G技術(shù)稱為UMTS(通用移動(dòng)通信系統(tǒng))。WCDMA(帶寬5MHz)建議是多種方案之一。其后,日本的積極參與極大地推動(dòng)了3G標(biāo)準(zhǔn)的全球化步伐。1998年,日本和歐洲在寬帶CDMA建議的關(guān)鍵參數(shù)上取得一致,使之正式成為UMTS體系中FDD(頻分雙工)頻段空中接口的入選技術(shù)方案,并由此通稱為WCDMA。   UMTS是IMT-2000家族最主要的三種技術(shù)標(biāo)準(zhǔn)之一。作為一個(gè)完整的3G移動(dòng)通
  • 關(guān)鍵字: IP  多媒體子系統(tǒng)  3G  UMTS  IMS  

分布式數(shù)據(jù)采集系統(tǒng)中的時(shí)鐘同步

  •   引言   隨著網(wǎng)絡(luò)技術(shù)的發(fā)展,各種分布式的網(wǎng)絡(luò)和局域網(wǎng)都得到了廣泛的應(yīng)用[1]。分布式數(shù)據(jù)采集系統(tǒng)廣泛應(yīng)用于船舶、飛機(jī)等采集數(shù)據(jù)多、實(shí)時(shí)性要求較高的地方。同步采集是這類分布式數(shù)據(jù)采集系統(tǒng)的一個(gè)重要要求,數(shù)據(jù)采集的實(shí)時(shí)性、準(zhǔn)確性和系統(tǒng)的高效性都要求系統(tǒng)能進(jìn)行實(shí)時(shí)數(shù)據(jù)通信。因此,分布式數(shù)據(jù)采集系統(tǒng)中的一個(gè)關(guān)鍵技術(shù)就是實(shí)現(xiàn)數(shù)據(jù)的同步傳輸。   由于產(chǎn)生時(shí)鐘的晶振具有頻率漂移的特性,故對于具有多個(gè)采集終端的分布式系統(tǒng),如果僅僅在系統(tǒng)啟動(dòng)時(shí)進(jìn)行一次同步,數(shù)據(jù)的同步傳輸將會(huì)隨著系統(tǒng)運(yùn)行時(shí)間的增長而失步。因此時(shí)
  • 關(guān)鍵字: 數(shù)據(jù)采集  分布式  時(shí)鐘同步  FPGA  

ATM流量控制器IP核的設(shè)計(jì)和實(shí)現(xiàn)

  •   0 引言   ATM異步傳遞方式是建立在電路交換和分組交換基礎(chǔ)上的一種面向連接的快速分組交換技術(shù),它采用定長分組作為傳輸和交換的單位,并具有端到端QOS保證、完善的流量控制和擁塞控制,以及較好的技術(shù)綜合能力等優(yōu)勢,這些都是目前的IP技術(shù)所不及的。和傳統(tǒng)的STM電路相比,ATM技術(shù)對數(shù)據(jù)交換中猝發(fā)分組的適應(yīng)能力和傳輸線路的利用率都是很高的。雖然,由于靈活性和價(jià)格的原因,ATM技術(shù)沒有獲得預(yù)期的成功,但其流量控制機(jī)制對當(dāng)前變長分組骨干網(wǎng)的流量控制還是具有重要的參考價(jià)值,所以有必要對ATM的流量控制及其實(shí)
  • 關(guān)鍵字: IP核  ATM  流量控制器  CPLD  FPGA  

基于FPGA的通信系統(tǒng)基帶驗(yàn)證平臺(tái)的設(shè)計(jì)

  •   1 引言   在通信領(lǐng)域尤其是無線通信方面,隨著技術(shù)不斷更新和新標(biāo)準(zhǔn)的發(fā)布,設(shè)計(jì)者需要一個(gè)高速通用硬件平臺(tái)來實(shí)現(xiàn)并驗(yàn)證自己的通信系統(tǒng)和相關(guān)算法。FPGA(現(xiàn)場可編程門陣列)作為一種大規(guī)??删幊踢壿嬈骷?,體系結(jié)構(gòu)和邏輯單元靈活、集成度高、適用范圍寬,并且設(shè)計(jì)開發(fā)周期短、設(shè)計(jì)制造成本低、開發(fā)工具先進(jìn)并可實(shí)時(shí)在線檢驗(yàn),廣泛應(yīng)用于產(chǎn)品的原型設(shè)計(jì)和產(chǎn)品生產(chǎn)。   與傳統(tǒng)的DSP(數(shù)字信號處理器)或GPP(通用處理器)相比,F(xiàn)PGA在某些信號處理任務(wù)中表現(xiàn)出非常強(qiáng)的性能,具有高吞吐率、架構(gòu)和算法靈活、并行計(jì)
  • 關(guān)鍵字: FPGA  通信  基帶驗(yàn)證  DSP  GPP  

AES算法的快速硬件設(shè)計(jì)與實(shí)現(xiàn)

  •   信息安全是計(jì)算機(jī)科學(xué)技術(shù)的熱點(diǎn)研究領(lǐng)域,數(shù)據(jù)加密則是信息安全的重要手段。隨著可編程技術(shù)的飛速發(fā)展及高速集成電路的不斷出現(xiàn),采用FPGA實(shí)現(xiàn)加密算法已受到越來越廣泛的關(guān)注和重視[1][2]。與傳統(tǒng)的軟件加密方法相比,硬件加密的優(yōu)點(diǎn)是:(1)安全性好,不易被攻擊;(2)計(jì)算速度快,效率高;(3)成本低,性能可靠。加密系統(tǒng)中體現(xiàn)數(shù)據(jù)傳輸速度的一個(gè)重要性能指標(biāo)是數(shù)據(jù)吞吐量,計(jì)算公式為:(數(shù)據(jù)長度M/時(shí)鐘個(gè)數(shù)N)×時(shí)鐘頻率F。提高數(shù)據(jù)吞吐量是改善加密系統(tǒng)性能的關(guān)鍵,也是加密算法硬件實(shí)現(xiàn)技術(shù)的重要內(nèi)容
  • 關(guān)鍵字: FPGA  AES  信息安全  數(shù)據(jù)加密  

FPGA協(xié)處理器的優(yōu)勢

  • FPGA協(xié)處理器的優(yōu)勢,傳統(tǒng)的、基于通用DSP處理器并運(yùn)行由C語言開發(fā)的算法的高性能DSP平臺(tái),正在朝著使用FPGA預(yù)處理器和/或協(xié)處理器的方向發(fā)展。這一最新發(fā)展能夠?yàn)楫a(chǎn)品提供巨大的性能、功耗和成本優(yōu)勢。
  • 關(guān)鍵字: 優(yōu)勢  處理器  FPGA  

相同的硬件,不同的應(yīng)用

  •   本文于2008年5月6日收到。Marcelle Douglas:擁有美國加州國立大學(xué)的計(jì)算機(jī)科學(xué)研究生學(xué)位。   面對當(dāng)今電子設(shè)計(jì)行業(yè)的諸多壓力,電子設(shè)計(jì)人員應(yīng)該做些什么呢?將注意力放在產(chǎn)品智能上,并提升電子生態(tài)系統(tǒng)可能是最好的答案。器件連通性與硬件角色的變化密切相關(guān),因此其重要性日益突顯。 變幻莫測的電子市場   電子設(shè)計(jì)的樂趣到哪兒去了?這是大多數(shù)電子產(chǎn)品設(shè)計(jì)人員現(xiàn)在心中存在的疑問。他們必須了解比過去更多更新的科學(xué)技術(shù),如果這還不夠的話,諸如制造業(yè)的全球化、離岸外包等較大規(guī)模的行業(yè)趨
  • 關(guān)鍵字: 電子設(shè)計(jì)  產(chǎn)品智能  FPGA  嵌入式  200807  

數(shù)字拷貝機(jī)的FPGA設(shè)計(jì)

  •   光盤拷貝機(jī)通常由一臺(tái)CD-ROM驅(qū)動(dòng)器、數(shù)臺(tái)CD-R或CD-RW刻錄機(jī)和一個(gè)拷貝控制器組成。拷貝控制器首先從CD-ROM驅(qū)動(dòng)器中讀出源盤數(shù)據(jù),然后將數(shù)據(jù)流分多路傳輸?shù)礁鱾€(gè)刻錄機(jī),控制所有的刻錄機(jī)同步刻錄CD-R光盤。目前市場上的光盤拷貝機(jī)主要有聯(lián)機(jī)拷貝機(jī)、脫機(jī)拷貝機(jī)和自動(dòng)拷貝機(jī)三種類型。   (1)聯(lián)機(jī)拷貝機(jī)   聯(lián)機(jī)光盤拷貝機(jī)由一臺(tái)通用PC機(jī)和一個(gè)裝有SCSI接口刻錄機(jī)的塔式機(jī)箱組成,塔箱與PC機(jī)之間用SCSI電纜相連。聯(lián)機(jī)拷貝機(jī)使用PC機(jī)作為光盤拷貝機(jī)控制器,并利用專門的CD-R拷貝軟件將刻錄
  • 關(guān)鍵字: FPGA  數(shù)字拷貝機(jī)  CPLD  CPU  DMA  

基于NiosII的多通道PWM信號測量/產(chǎn)生器節(jié)點(diǎn)設(shè)計(jì)

  • 針對于列車控制系統(tǒng)半實(shí)物仿真平臺(tái)測速測距模塊的多通道PWM信號測量/產(chǎn)生的要求,提出了一種利用NiosII軟核處理器替代通訊用MCU的智能多通道PWM信號測量/產(chǎn)生器的設(shè)計(jì)方案。
  • 關(guān)鍵字: NiosII  PWM  FPGA  SOPC  200807  
共7155條 420/477 |‹ « 418 419 420 421 422 423 424 425 426 427 » ›|

fpga ip介紹

您好,目前還沒有人創(chuàng)建詞條fpga ip!
歡迎您創(chuàng)建該詞條,闡述對fpga ip的理解,并與今后在此搜索fpga ip的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473