熟女俱乐部五十路二区av,又爽又黄禁片视频1000免费,国产卡一卡二卡三无线乱码新区,中文无码一区二区不卡αv,中文在线中文a

首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga ip

fpga ip 文章 最新資訊

Altium推出采用Altera Cyclone III FPGA 的NanoBoard 3000

  •   繼去年 9 月發(fā)布基于 NanoBoard 3000 的快速原型設計全新方案后,Altium日前又宣布推出采用 Altera Cyclone III® FPGA 的最新 NanoBoard 3000,從而進一步擴展了這一理念。   新的開發(fā)板為電子設計人員繼續(xù)提供相同的軟硬件以及 NanoBoard 3000 可以直接使用的免專利費 IP,所不同的是,在其內核中提供了具有 Altera 高性價比 Cyclone III® FPGA 電源。   電子設計人員采用 NanoBoard
  • 關鍵字: Altium  FPGA  NanoBoard   

低功耗FPGA電子系統(tǒng)優(yōu)化方法

  • 首先與實測系統(tǒng)功耗進行對比,驗證了Xilinx公司ISE軟件包中FPGA功耗估算工具XPower的準確性。然后對FPGA設計中影響系統(tǒng)功耗的幾個相互關聯的參數進行取樣,通過軟件估算不同樣點下的系統(tǒng)功耗,找到功耗最低的取樣點,得到最佳設計參數,從而達到優(yōu)化系統(tǒng)設計的目的。實驗中通過這種方法,在一個FPGA讀寫SRAM的系統(tǒng)中,在單位時間讀寫操作數固定的條件下,選取了讀寫頻率與讀寫時間占空比這兩個參數來優(yōu)化系統(tǒng)功耗。最終測試數據證明了該方法的正確性。
  • 關鍵字: FPGA  低功耗  電子  系統(tǒng)優(yōu)化    

基于MPC8260處理器和FPGA的DMA接口設計

  • 引言在基于軟件無線電的某無線通信信號偵收平臺的設計中,天線接收到的信號經過變頻器處理和A/D變換...
  • 關鍵字: FPGA  MPC8260  嵌入式  DMA接口  

基于JTAG邊界掃描方式的重構控制器的設計

  • 為充分利用硬件資源,滿足不同的應用需求,本文提出了一種基于JTAG邊界掃描模式配置的重構控制器,詳細介紹控制器的硬件實現以及配置流程,該控制器通過模擬JTAG接口時序及TAP狀態(tài)機的功能,實現在系統(tǒng)配置目標可編程器件。
  • 關鍵字: FPGA  TAP狀態(tài)機  JTAG邊界掃描  重構  201001  

FPGA的甜蜜時光

  •   隨著2010年的來臨,當今的全球電子公司紛紛做出明智而審慎的研發(fā)投資決定,以便借助創(chuàng)新的新產品,快速抓住新的市場機遇。FPGA越來越多地成為這些公司成功的關鍵。除了少數可超大批量生產的商品外,應用ASIC的高成本和高風險無法讓絕大多數的商品贏利;現在面臨著加速替代ASIC所帶來的機遇,這主要體現在以下不同方面:芯片體系結構,也就是能夠推出某種架構和相關的I/O,而且,密度和性能還能夠達到一定水平,從而可以替代ASIC的功能。 軟件在加速替代ASIC過程中也扮演了重要角色。高效的軟件和設計工具大大提高了
  • 關鍵字: 賽靈思  FPGA  ASIC  摩爾定律  

臺積電年中將為Altera試產28nm制程FPGA芯片

  •   據業(yè)者透露,臺積電公司將于今年中期開始為Altera公司生產28nm制程FPGA芯片產品。這種FPGA芯片將集成有28Gbps收發(fā)器,產品面向云計算,在線存儲以及移動視頻等應用,Altera公司兩年前曾推出該系列產品的 40nm制程版本。臺積電還宣布其28nm制程將為全代制程(full node:即制程升級時需要對芯片電路進行重新設計),而且年內其28nm制程還將具備可按客戶的需求制作出HKMG(High-K絕緣層+金屬柵極)或SiON(SiON絕緣層+硅柵極)這兩種不同柵極結構的能力.   臺積電
  • 關鍵字: 臺積電  28nm  FPGA  Altera  

我國軌道交通的視頻監(jiān)控發(fā)展與應用解析

  • 隨著我國的經濟高速發(fā)展,人員、交通工具數量急劇增加,城市公共交通的狀況日益惡化,一個突發(fā)事件就會引發(fā)嚴重的...
  • 關鍵字: 軌道交通  視頻監(jiān)控  IP  IPSAN存儲  

理解FPGA 中的壓穩(wěn)態(tài)

  • 理解FPGA 中的壓穩(wěn)態(tài) 本白皮書介紹FPGA 中的壓穩(wěn)態(tài),為什么會出現這一現象,它是怎樣導致設計失敗的。介紹怎樣計算壓穩(wěn)態(tài)MTBF,重點是對結果造成影響的各種器件和設計參數。
    引言
    當信號在不相關或者異步時鐘域
  • 關鍵字: FPGA  壓穩(wěn)態(tài)    

采用帶有收發(fā)器的全系列40-nm FPGA 和ASIC 實現創(chuàng)

  • 人們對寬帶服務的帶寬要求越來越高,促使芯片供應商使用更多的高速串行收發(fā)器。因此,下一代應用采用了多種數據速率,從幾Mbps 到數百Gbps,在一種設備中集成了多種協(xié)議和服務。以太網等迅速發(fā)展的標準以及對提高
  • 關鍵字: FPGA  ASIC  40  nm    

基于FPGA和MB86S02的數字圖像處理系統(tǒng)設計

  • 介紹了基于SOPC技術的嵌入式數字圖像處理系統(tǒng)的設計方法,該系統(tǒng)以Alteral公司的Nios嵌入式軟件處理器為核心來分別對圖像的采集、存儲,圖像處理,顯示等功能模塊進型結構設計,最后把處理數據通過網絡發(fā)送到接收端,從而完成了利用嵌入式系統(tǒng)和Internet技術的信息溝通。
  • 關鍵字: 處理  理系  設計  圖像  數字  FPGA  MB86S02  基于  

高速流水線浮點加法器的FPGA實現

  • 本工程設計完全符合IP核設計的規(guī)范流程,而且完成了Verilog HDL建模、功能仿真、綜合、時序仿真等IP核設計的整個過程,電路功能正確。實際上,本系統(tǒng)在布局布線后,其系統(tǒng)的最高時鐘頻率可達80MHz。雖然使用浮點數會導致舍入誤差,但這種誤差很小,可以忽略。實踐證明,本工程利用流水線結構,方便地實現了高速、連續(xù)、大數據量浮點數的加法運算,而且設計結構合理,性能優(yōu)異,可以應用在高速信號處理系統(tǒng)中。
  • 關鍵字: FPGA  流水線  浮點  加法器    

基于FPGA的掃頻信號源的研究與設計

  • 介紹掃頻電路和DDS技術的原理,利用FPGA設計一個以DDS技術為基礎的掃頻信號源,給出用Verilog語言編程的實現方案和實現電路。并通過采用流水線技術提高了相位累加器的運算速度,通過改進ROM壓縮算法以減小存儲器的容量,完成了對整個系統(tǒng)的優(yōu)化設計。運用QuartusⅡ軟件仿真驗證了程序設計的正確性,最終在硬件電路上實現了該掃頻信號源。
  • 關鍵字: FPGA  掃頻信號源    

Altera 發(fā)布28-nm FPGA技術創(chuàng)新

  •   Altera公司今天宣布了在即將推出的28nm FPGA中采用的創(chuàng)新技術:嵌入式HardCopy®模塊、部分重新配置新方法以及嵌入式28-Gbps收發(fā)器,這些技術將極大的提高下一代Altera® FPGA的密度和I/O性能,并進一步鞏固相對于ASIC和ASSP的競爭優(yōu)勢。   快速增長的寬帶應用如高清晰(HD)視頻、云計算、網絡數據存儲和移動視頻等對基礎設備和最終用戶設備開發(fā)人員提出了新挑戰(zhàn)。他們怎樣才能夠迅速提高系統(tǒng)帶寬,同時滿足嚴格的功耗和成本要求呢?Altera開發(fā)了最新的創(chuàng)新
  • 關鍵字: Altera  28nm  FPGA  
共7155條 366/477 |‹ « 364 365 366 367 368 369 370 371 372 373 » ›|

fpga ip介紹

您好,目前還沒有人創(chuàng)建詞條fpga ip!
歡迎您創(chuàng)建該詞條,闡述對fpga ip的理解,并與今后在此搜索fpga ip的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473