Altera公司今天發(fā)布Stratix® V系列FPGA,適用于支持Micron技術公司的下一代低延時DRAM (RLDRAM® 3存儲器)。Stratix V FPGA采用新的存儲器體系結構,降低延時,高效實現(xiàn)FPGA業(yè)界最好的系統(tǒng)性能。Stratix V FPGA為網絡設備生產商提供存儲器接口解決方案,支持在互聯(lián)網上迅速有效的傳送視頻、語音和數(shù)據(jù)。
Micron公司業(yè)務開發(fā)高級經理Bruce Franklin表示:“Micron的下一代RLDRAM 3存儲器專門設
關鍵字:
Altera Stratix FPGA
摘要:提出了一種IRIG-B(DC)碼產生電路的設計方法。采用Altera公司低功耗Cyclone FPGA系列中的EPlC6T144、8段數(shù)碼管、晶體振蕩器和MAX3232E等器件構成硬件電路、使用VHDL語言設計IRIG-B直流時間碼的軟件。為了設置和
關鍵字:
IRIG-B FPGA DC 產生電路
摘要:提出一種基于FPGA的PCI硬件加解密卡的設計方案,用硬件加解密取代了傳統(tǒng)的軟件加解密,將加解密模塊和PCI接口模塊集成在一個FPGA芯片內實現(xiàn)。分析了PCI加解密卡的軟硬件的結構和原理,詳細介紹了DESX加解密算法
關鍵字:
FPGA PCI 硬件 加解密
根據(jù)CMI碼的特性,介紹了一種新的編程思路實現(xiàn)CMI編碼,在Max+PlusⅡ開發(fā)平臺上使用VHDL編程實現(xiàn)CMI編碼,并得到仿真波形。實驗結果表明,這種編程思路簡單、清晰。在產生7位偽隨機序列的前提下,分別對“O”,“1”進行編碼。這種思路為其他碼型設計提供了參考。
關鍵字:
CPLD FPGA CMI 編碼
在高速移動下,OFDM系統(tǒng)載波間正交性被破壞,出現(xiàn)載波間干擾(ICI),嚴重影響系統(tǒng)性能,必須采用適當?shù)木饧夹g以補償ICI。為了保證通信的有效性和實時性要求,使用FPGA實現(xiàn)了一種低復雜度的最小均方誤差(MMSE)OFDM均衡器算法。在ISE軟件平臺上使用Verilog語言編寫程序,并在Xilinx公司Virtex-2實驗板(XC2V930芯片)上對設計進行了驗證。
關鍵字:
OFDM FPGA 移動 均衡器
摘要:基于FPGA的應用技術,采用Altera公司DE2-70開發(fā)板的CycloneⅡ系列EP2C70作為核心器件,設計了一種基于FPGA的新型可調信號發(fā)生器。通過QuartusⅡ軟件及Vetilog HDL編程語言設計LPM_ROM模塊定制數(shù)據(jù)ROM,并通過地
關鍵字:
FPGA 信號發(fā)生器
隨著數(shù)字技術的飛速發(fā)展,各種數(shù)字顯示屏也隨即涌現(xiàn)出來有l(wèi)ed、LCD、DLP等,各種數(shù)字大屏幕的控制系統(tǒng)多種多樣,有用ARM+FPGA脫機控制系統(tǒng),也有用PC+DVI接口解碼芯片+FPGA芯片聯(lián)機控制系統(tǒng),在這里我們講述一種不僅
關鍵字:
圖像 顯示系統(tǒng) 系統(tǒng) 設計 大屏幕 LED FPGA 芯片 控制
本文根據(jù)十接口千兆以太網線路接口卡設計的功能需求和性能需求,按照數(shù)據(jù)處理流程劃分功能模塊,以PM3388作...
關鍵字:
FPGA PM3388 網絡接口 IPv6
摘要:在水下激光成像系統(tǒng)中,由于復雜的水下環(huán)境對激光傳輸?shù)挠绊戄^大,為了更加有效地實現(xiàn)距離選通功能,該同步控制電路的設計選用高性能的Altera Stratix III系列的FPGA。電路分為距離延遲和門延遲2個模塊,創(chuàng)新地
關鍵字:
控制 電路設計 同步 距離 激光 成像 FPGA
基于NiosⅡ的SD卡驅動程序開發(fā),摘要:提出一種在FPGA NiosⅡ軟核處理器下SD卡驅動設計的方法。采用Altera公司的FPGA可編程邏輯器件,構建了NiosⅡ軟核處理器平臺,并在此之上實現(xiàn)了SD卡的驅動設計。實驗結果表明:設計提高了FPGA系統(tǒng)的設計靈活度,
關鍵字:
程序開發(fā) 驅動 SD Nios 基于 FPGA ARM
在現(xiàn)在的網絡通信中,Email服務已經不是現(xiàn)在首選的通信方式了。更多的即時通信,語音服務等,在網絡上面層出不窮。那么,現(xiàn)在我們就來說一說IP電話的VoIP技術原理。 基本傳輸過程 VoIP傳統(tǒng)的電話網
關鍵字:
原理 技術 VoIP 電話 IP
毋庸置疑,現(xiàn)代通信網絡的發(fā)展,是由業(yè)務需求和市場需求來決定的,而不是技術的發(fā)展。我們回頭看看互聯(lián)網(IP網絡)的發(fā)展歷程,這其中市場推動的痕跡非常明顯:這一種六七十年代就已經誕生的IP網絡技術,在九十年代
關鍵字:
規(guī)劃設計 網絡 承載 IP 探討
全球可編程平臺領導廠商賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX) )今天宣布推出其第四代部分可重配置設計流程,以及智能時鐘門控技術的多項全新強化方案,可針對Virtex™®-6 FPGA設計中BRAM(block-RAM)降低24%的動態(tài)功耗。設計人員即日起即可下載ISE12.2設計套件,利用其簡便易用、直觀的部分可重配置設計流程,進一步降低功耗和整體系統(tǒng)成本。同時,最新推出的ISE版本還可提供一項低成本仿真方案, 支持嵌入式設計流程。
賽靈思 ISE
關鍵字:
Xilinx FPGA ISE12.2
fpga ip介紹
您好,目前還沒有人創(chuàng)建詞條fpga ip!
歡迎您創(chuàng)建該詞條,闡述對fpga ip的理解,并與今后在此搜索fpga ip的朋友們分享。
創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473