dsp+fpga 文章 最新資訊
基于FPGA的LCD顯示遠程更新

- LED顯示屏的廣泛應(yīng)用使用戶迫切需要實現(xiàn)對其遠程控制,本文詳細的介紹了LCD顯示的遠程更新,想要了解全面的信息請參照文章。
- 關(guān)鍵字: FPGA LCD 遠程更新 TCP/IP協(xié)議
Altera和IBM發(fā)布具有一致性共享存儲器的FPGA加速POWER系統(tǒng)
- Altera公司和IBM今天發(fā)布了業(yè)界第一款基于FPGA的加速平臺,通過IBM的一致性加速器處理器接口(CAPI),實現(xiàn)FPGA與POWER8 CPU順暢的連接。這一可重新配置的硬件加速器在FPGA和處理器之間有共享虛擬存儲器,顯著提高了高性能計算(HPC)和數(shù)據(jù)中心應(yīng)用的系統(tǒng)性能、效率和靈活性。在超級計算2014年度大會上,Altera和IBM展示的幾種POWER8系統(tǒng)能夠使用FPGA實現(xiàn)連續(xù)加速。 通過與OpenPOWER基金會一起工作,Altera和IBM開發(fā)了非常靈活的異構(gòu)計算解決方案,
- 關(guān)鍵字: Altera IBM FPGA
ADI推出最新快速原型制作套件AD-FMCDAQ2-EB

- Analog Devices, Inc. (ADI: NASDAQ) 最近推出一款快速原型制作套件,其可簡化寬動態(tài)范圍 GSPA 數(shù)據(jù)轉(zhuǎn)換器到 FPGA(現(xiàn)場可編程門陣列)的連接。 數(shù)字和模擬設(shè)計人員可以采用快速原型制作套件 AD-FMCDAQ2-EBZ ,在主要的 FPGA 平臺(包括 Xilinx 的 UltraScale FPGA,以及 Zynq 用于雷達、儀器儀表、無線電和其它數(shù)據(jù)采集應(yīng)用的所有可編程 SoC 器件)上快速地對高速 JEDEC JESD204B SerDes(串行器/解串器)G
- 關(guān)鍵字: ADI FPGA SoC
FPGA研發(fā)之道(18)-設(shè)計不是湊波形(八)總線(上)

- 如果設(shè)計中有多個模塊,每個模塊內(nèi)部有許多寄存器或者存儲塊需要配置或者提供讀出那么實現(xiàn)方式有多種,主要如下: 實現(xiàn)方式一:可以在模塊頂部將所有寄存器引出,提供統(tǒng)一的模塊進行配置和讀出。這種方式簡單是簡單,但是頂層連接工作量較大,并且如果配置個數(shù)較多,導(dǎo)致頂層中寄存器的數(shù)目也會較多。 實現(xiàn)方式二:通過總線進行連接,為每個模塊分配一個地址范圍。這樣寄存器等擴展就可以在模塊內(nèi)部進行擴展,而不用再頂層進行過多的頂層互聯(lián)。如下圖所示: ? 那如果進行總線的選擇,那么有一種
- 關(guān)鍵字: FPGA AVALON
FPGA研發(fā)之道(17)-化繁為簡

- 有個笑話說,有個病人感冒了,于是去看醫(yī)生,醫(yī)生診斷后說,你得了感冒,但是我只會治療肺炎,不如你回家再澆點涼水,把病惡化成肺炎,那我能治了。這個笑話展示了庸醫(yī)誤人。但是另一方面,從邏輯上來講,醫(yī)生則是一個把未知問題轉(zhuǎn)化成已知問題的高手。 不說笑話,下面出兩個題目,其分別是 問題1:運用數(shù)字電路,如何將一個時鐘域的上升沿,轉(zhuǎn)換成另一個時鐘域的脈沖信號(單周期信號)。 問題2:運用數(shù)字電路,如何將一個時鐘域的脈沖信號(單周期信號),轉(zhuǎn)換成另一個時鐘域的上升沿。 可能乍一看,這兩個題目
- 關(guān)鍵字: FPGA 數(shù)字電路
FPGA研發(fā)之道(16)-可測性設(shè)計—從大數(shù)據(jù)開始說起

- 當下,最火的學(xué)問莫過于《大數(shù)據(jù)》,大數(shù)據(jù)的核心思想就是通過科學(xué)統(tǒng)計,實現(xiàn)對于社會、企業(yè)、個人的看似無規(guī)律可循的行為進行更深入和直觀的了解。FPGA的可測性也可以對FPGA內(nèi)部“小數(shù)據(jù)”的統(tǒng)計查詢,來實現(xiàn)對FPGA內(nèi)部BUG的探查。 可測性設(shè)計對于FPGA設(shè)計來說,并不是什么高神莫測的學(xué)問。FPGA的可測性設(shè)計的目的在設(shè)計一開始,就考慮后續(xù)問題調(diào)試,問題定位等問題。要了解FPGA可測性設(shè)計,只不過要回答幾個問題,那就是: (1) 設(shè)計完成如何進行測試? (2)
- 關(guān)鍵字: FPGA JTAG
FPGA研發(fā)之道(15)-設(shè)計不是湊波形(五)接口設(shè)計

- 作為FPGA工程師來說,碰到新的問題是設(shè)計中最常見的事情了,技術(shù)發(fā)展趨勢日新月異,所以經(jīng)常會有新的概念,新的需求,新的設(shè)計等待去實現(xiàn)。不是每個通過BAIDU或者GOOGLE都有答案。 因此,新的設(shè)計經(jīng)常會有,那如何實現(xiàn)? 假設(shè),F(xiàn)PGA需要設(shè)計一個接口模塊,那我們就需要了解一下幾個問題: (1) 同步接口還是異步接口模塊; (2) 有哪些信號,功能是什么? (3) 信號之間時序關(guān)系是什么? (4) 傳遞的效率能夠達到多少; (5) 等等! 誰會給予這些答
- 關(guān)鍵字: FPGA 測試 接口
基于DSP在線式UPS不間斷電源控制系統(tǒng)的研究

- 引言 隨著計算機的普及和信息處理技術(shù)的廣泛應(yīng)用,不間斷電源UPS在關(guān)鍵負載連接至公共電網(wǎng)方面扮演著重要角色。它們旨在為處于任何正?;虍惓嵱秒娫礂l件下的負載提供清潔、持續(xù)的電源。德州儀器(TI)TMS320F28335 DSP為在線UPS設(shè)計提供增強的、經(jīng)濟高效的解決方案,可以高速執(zhí)行多種控制算法,從而使實現(xiàn)高采樣速率成為可能。 本文實現(xiàn)了基于TMS320F28335的不間斷電源控制系統(tǒng)的設(shè)計,該系統(tǒng)能夠在單芯片中實現(xiàn)在線UPS的多控制環(huán)路,從而提高集成度并降低系統(tǒng)成本。數(shù)字控制還為每個控
- 關(guān)鍵字: 德州儀器 DSP UPS
基于FPGA的LCD顯示遠程更新

- 1 項目背景 1.1 研究背景 LCD顯示屏的應(yīng)用越來越廣,數(shù)量越來越多。LCD顯示屏應(yīng)用廣泛,無處不在。小到家庭各種電器設(shè)備,大到軍事設(shè)備。更常見是用于各種公共場合如體育館、廣場等商業(yè)用途。給我們傳遞一種更為直觀、生動的信息。從此我們的生活發(fā)生了巨大改變。巨大的應(yīng)用巨大的市場帶來了巨大的商機。傳統(tǒng)的顯示器大多采用控制系統(tǒng)與顯示界面集成在一起的方案,不便于實時管理與有效維護,不便于及時更新;也不便于人親臨惡劣的工作環(huán)境下進行人為操控。LED顯示屏用戶迫切需要實現(xiàn)對LED顯示屏的遠程控制。
- 關(guān)鍵字: FPGA LCD Microblaze
基于FPGA的Viterbi譯碼器設(shè)計及實現(xiàn)

- 卷積碼是廣泛應(yīng)用于衛(wèi)星通信、無線通信等各種通信系統(tǒng)的信道編碼方式。Viterbi算法是一種最大似然譯碼算法。在碼的約束度較小時,它比其它概率譯碼算法效率更高、速度更快,譯碼器的硬件結(jié)構(gòu)比較簡單。隨著可編程邏輯技術(shù)的不斷發(fā)展,其高密度、低功耗、使用靈活、設(shè)計快速、成本低廉、現(xiàn)場可編程和反復(fù)可編程等特性,使FPGA逐步成為Viterbi譯碼器設(shè)計的最佳方法。項目目的是用FPGA實現(xiàn)一個Viterbi譯碼器。 一、譯碼器功能分析 譯碼器是一種具有“翻譯”功能的邏輯電路,這
- 關(guān)鍵字: FPGA Viterbi 譯碼器
基于Blackfin的智能IP Camera系統(tǒng)設(shè)計

- 1.背景及概述 近年來,隨著嵌入式應(yīng)用越來越復(fù)雜,應(yīng)用場合越來越多,特別是多媒體功能在各個領(lǐng)域飛速發(fā)展,高性能計算變得無處不在,從消費電子,網(wǎng)絡(luò)通訊到工業(yè)控制和監(jiān)控,大多數(shù)應(yīng)用都需要更高的數(shù)字信號處理能力。出于成本和設(shè)計難度的考慮,人們傾向于使用單顆芯片完成所有的工作,傳統(tǒng)的DSP處理器和MCU處理器開始以多種形式進行融合: 1.傳統(tǒng)的MCU+DSP合作方案被集成到一顆芯片封裝內(nèi);或者進一步實現(xiàn)為真正的異構(gòu)多核,可以共享部分甚至全部外部設(shè)備。 2.以SoC的形式為MCU加上基于固定硬
- 關(guān)鍵字: Blackfin IP Camera DSP
DSP編程技巧之26---答疑解惑哪家強之(1)

- 在我們EEPW的牛人業(yè)話欄目里,已經(jīng)連載了25篇有關(guān)于DSP編程技巧的文章。了解了這些技巧,相當于工具已經(jīng)在手,但是每個人都是有一定的學(xué)習(xí)曲線的,工具的使用都是一個熟能生巧的過程,在這一過程中難免有一些疑惑的,所以我們總結(jié)大家在學(xué)習(xí)DSP編程過程中經(jīng)常遇到的問題,做一些集中解惑,希望對大家有所幫助。 1. DSP編程技巧到底有什么好資料? 話說專門深入講解這個的資料并不是太多,因為大部分DSP書籍都是講解算法或者寄存器是怎么使用的,那盡量羅列一下(如有遺漏請在評論區(qū)補充),有: (1
- 關(guān)鍵字: DSP CLA VCU
dsp+fpga介紹
您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
