EEPW首頁(yè) >>
主題列表 >>
dsp+fpga
dsp+fpga 文章 最新資訊
基于FPGA的MIMO視頻緩存器的設(shè)計(jì)與實(shí)現(xiàn)

- 隨著高速處理器的不斷發(fā)展,嵌入式系統(tǒng)應(yīng)用的領(lǐng)域越來(lái)越廣泛,高速大容量緩存器被廣泛應(yīng)用于音視頻系統(tǒng)中,然而專用的高速大容量緩存芯片價(jià)格過(guò)于昂貴,傳統(tǒng)SDRAM在帶寬上已經(jīng)逐漸無(wú)法滿足應(yīng)用要求,特別是對(duì)于多路數(shù)據(jù)多進(jìn)多出時(shí),兩者都無(wú)法很好的滿足要求,這里提出一種利用雙沿隨機(jī)動(dòng)態(tài)存儲(chǔ)器(DDR SDRAM)結(jié)合外加專用電路的設(shè)計(jì)方案。 設(shè)計(jì)應(yīng)用在基于DVB-C的EOAM調(diào)制器系統(tǒng)中,該系統(tǒng)的基本要求能夠緩存集合多路視頻TS流的千兆IP數(shù)據(jù),并對(duì)IP數(shù)據(jù)進(jìn)行多路高速分發(fā);輸入為2個(gè)千兆網(wǎng)口,輸出至RF射
- 關(guān)鍵字: FPGA MIMO
基于FPGA和虛擬儀器的DDS信號(hào)發(fā)生器的設(shè)計(jì)與實(shí)現(xiàn)
- 信號(hào)發(fā)生器是一種常用的信號(hào)源,廣泛應(yīng)用于通信、測(cè)量、科研等現(xiàn)代電子技術(shù)領(lǐng)域。信號(hào)發(fā)生器的核心技術(shù)是頻率合成技術(shù),主要方法有:直接模擬頻率合成、鎖相環(huán)頻率合成(PLL)、直接數(shù)字合成技術(shù)(DDS)。DDS 是開環(huán)系統(tǒng),無(wú)反饋環(huán)節(jié),輸出響應(yīng)速度快,頻率穩(wěn)定度高。因此直接數(shù)字頻率合成技術(shù)是目前頻率合成的主要技術(shù)之一。文中的主要內(nèi)容是采用FPGA 結(jié)合虛擬儀器技術(shù),進(jìn)行DDS 信號(hào)發(fā)生器的開發(fā)[1-2]。 1 DDS 工作原理 圖1 是DDS 基本結(jié)構(gòu)框圖。以正弦波信號(hào)發(fā)生器為例,利用DDS 技術(shù)
- 關(guān)鍵字: FPGA DDS
基于FPGA+DDS的正弦信號(hào)發(fā)生器的設(shè)計(jì)

- 1971年,美國(guó)學(xué)者TIERNCY J、TADER C M和GOLD B在《A Digital Frequeney Synthesizer》一文中提出了以全數(shù)字技術(shù),從相位概念出發(fā)直接合成所需波形的一種新的頻率合成原理,稱之為直接數(shù)字頻率合成器DDS(Direct Digitial Frequency Synthesis)[1].這是頻率合成技術(shù)的一次重大革命,但限于當(dāng)時(shí)微電子技術(shù)和數(shù)字信號(hào)處理技術(shù)的限制,DDS并沒(méi)有得到足夠的重視。隨著現(xiàn)代超大規(guī)模集成電路集成工藝的高速發(fā)展,數(shù)字頻率合成技術(shù)得到了質(zhì)
- 關(guān)鍵字: FPGA DDS
基于CPLD的系統(tǒng)硬件看門狗設(shè)計(jì)

- 引言 在以單片機(jī)、DSP等處理器為核心的數(shù)字系統(tǒng)中,看門狗是不可缺少的一部分,特別是在對(duì)可靠性要求極高的系統(tǒng)中,如箭上伺服控制器,由于箭體內(nèi)強(qiáng)弱電交叉使用,或者地面測(cè)試環(huán)境復(fù)雜多變,會(huì)產(chǎn)生諸多干擾和輻射。它們的沖擊會(huì)使CPU在執(zhí)行指令時(shí)的地址碼或操作碼發(fā)生變化,甚至將操作數(shù)作為操作碼執(zhí)行,導(dǎo)致程序跑飛。為使系統(tǒng)在規(guī)定時(shí)間內(nèi)重新正常工作,一種有效的措施是采用硬件看門狗技術(shù)。 本設(shè)計(jì)的最初思路來(lái)源:實(shí)現(xiàn)高可靠性數(shù)字伺服控制器軟、硬件看門狗的雙冗余設(shè)計(jì)要求,目前缺少軍品級(jí)國(guó)產(chǎn)化硬件看門狗器件,在
- 關(guān)鍵字: CPLD DSP
基于DSP和ARM9的汽車縱向碰撞預(yù)警系統(tǒng)設(shè)計(jì)

- 引言 利用圖像傳感器感知前方道路交通環(huán)境與障礙物位置,實(shí)現(xiàn)安全車距測(cè)量,對(duì)處于碰撞危險(xiǎn)的汽車及時(shí)報(bào)警有利于減少交通事故,提高道路交通安全。由于理論計(jì)算的安全車距首先要以保障安全為前提,經(jīng)常與駕駛員在行駛過(guò)程中認(rèn)可的安全車距有較大的出入,導(dǎo)致駕駛員對(duì)預(yù)警系統(tǒng)的不信任感,不利于系統(tǒng)的推廣使用。同時(shí),作為安全輔助駕駛系統(tǒng)的處理平臺(tái),PC機(jī)的體積、成本及功能的冗余性是應(yīng)用在車載系統(tǒng)中難以克服的瓶頸。 本文以圖像方式測(cè)量本車與前車的車距為基礎(chǔ),建立汽車縱向碰撞預(yù)警模型,解決理論計(jì)算的安全距離與駕駛員
- 關(guān)鍵字: DSP ARM9
基于ARM7和DSP的逆變電源設(shè)計(jì)電路

- 引 言 在電氣智能化發(fā)展無(wú)處不在的今天, 無(wú)數(shù)用電場(chǎng)合離不開逆變電源系統(tǒng)( Inverted Pow er Supply System,IPS) 為現(xiàn)場(chǎng)設(shè)備提供穩(wěn)定的高質(zhì)量電源,特別在如通信機(jī)房、服務(wù)器工作站、交通樞紐調(diào)度中心、醫(yī)院、電力、工礦企業(yè)等對(duì)電源保障有苛刻要求的場(chǎng)合。許多IPS產(chǎn)品因遵循傳統(tǒng)設(shè)計(jì)而不符合或落后于現(xiàn)代電源理念,突出表現(xiàn)為控制模塊的單一復(fù)雜化,控制器芯片落后且控制任務(wù)繁重, 模擬閉環(huán)控制而得不到理想的監(jiān)控和反饋調(diào)節(jié)效果, 并由此帶來(lái)單個(gè)控制設(shè)備軟硬件設(shè)計(jì)上的隱患, 這對(duì)IP
- 關(guān)鍵字: ARM7 DSP
Altera加入工業(yè)互聯(lián)網(wǎng)聯(lián)盟,促進(jìn)物聯(lián)網(wǎng)全球生態(tài)系統(tǒng)
- Altera公司今天宣布,公司加入工業(yè)互聯(lián)網(wǎng)聯(lián)盟(Industrial Internet Consortium,IIC),這一行業(yè)協(xié)作組織旨在促進(jìn)物聯(lián)網(wǎng)(IoT)全球生態(tài)系統(tǒng)的發(fā)展。特別指出的是,Altera與聯(lián)盟成員在技術(shù)發(fā)展路線圖上一起工作,開發(fā)工業(yè)互聯(lián)網(wǎng),在這一智能設(shè)備和傳感器網(wǎng)絡(luò)上,數(shù)據(jù)通過(guò)不同的互聯(lián)協(xié)議進(jìn)行交換,增強(qiáng)了多種終端市場(chǎng)應(yīng)用的性能。IoT的承諾是,這一智能連接網(wǎng)絡(luò)可支持企業(yè)開發(fā)“智能” 的新業(yè)務(wù)應(yīng)用,對(duì)資產(chǎn)和業(yè)務(wù)進(jìn)行優(yōu)化、簡(jiǎn)化,或者自動(dòng)化現(xiàn)有流程。 工
- 關(guān)鍵字: Altera FPGA
便攜式醫(yī)療電子裝置的設(shè)計(jì)考慮

- 隨著糖尿病和心臟病等嚴(yán)重疾病的發(fā)病率激增,伴隨而來(lái)的是對(duì)精確的便攜式家用患者監(jiān)測(cè)系統(tǒng)的需求,這包括膽固醇、血液情況、血壓監(jiān)測(cè)、以及其它便攜式醫(yī)療器件。而且,更重要的是裝置的使用者能夠跟進(jìn)個(gè)人測(cè)試的結(jié)果。移動(dòng)電話業(yè)界的技術(shù)進(jìn)步,創(chuàng)建了相當(dāng)統(tǒng)一的標(biāo)準(zhǔn)和外形尺寸,令產(chǎn)品對(duì)消費(fèi)者的可用性及易用性大大提高。對(duì)于患者監(jiān)測(cè)設(shè)備,達(dá)到這種階段的簡(jiǎn)化過(guò)程需要考慮很多情況。本文將借助集成電路 (IC) 在移動(dòng)電話行業(yè)中取得的成功,一一列舉這些考慮因素,而更重要的是介紹能幫助此簡(jiǎn)化過(guò)程的最新型 IC 器件。 根據(jù)移動(dòng)
- 關(guān)鍵字: USB FPGA
Xilinx助力Blackmagic Design開發(fā)完整的4K攝影機(jī)片上系統(tǒng)
- All Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc. )今天宣布其全可編程器件正助力Blackmagic Design開發(fā)完整的4K攝影機(jī)片上系統(tǒng)。該器件是Blackmagic公司URSA攝影機(jī)的核心組件,URSA攝影機(jī)采用一個(gè)帶有全域快門的4K Super 35大尺寸傳感器和一個(gè)10英寸的折疊顯示屏,該Blackmagic Design Production Camera 4K(BMPC 4K)也是世界最小型的Ultra HD 4K影院級(jí)攝影機(jī)。 賽靈思
- 關(guān)鍵字: 賽靈思 FPGA
小梅哥和你一起深入學(xué)習(xí)FPGA之?dāng)?shù)碼管動(dòng)態(tài)掃描(上)

- 在電子系統(tǒng)中,通常都需要有輸出設(shè)備來(lái)輸出或顯示一定的信息,以指示當(dāng)前系統(tǒng)運(yùn)行的狀態(tài)。在以單片機(jī)和ARM為主的電子系統(tǒng)中,液晶屏是理想的輸出設(shè)備。而FPGA則因?yàn)槠洫?dú)特的硬件結(jié)構(gòu),如果用RTL級(jí)電路來(lái)驅(qū)動(dòng)彩色液晶屏來(lái)顯示一定的數(shù)據(jù),勢(shì)必是非常不劃算的選擇,而且驅(qū)動(dòng)也極為復(fù)雜。數(shù)碼管作為一種能夠直觀顯示一定數(shù)據(jù)信息的輸出設(shè)備,具有驅(qū)動(dòng)簡(jiǎn)單,顯示直觀的特點(diǎn),尤其適合作為FPGA系統(tǒng)的輸出設(shè)備。本節(jié),小梅哥就將和大家一起進(jìn)行數(shù)碼管驅(qū)動(dòng)的開發(fā)。 實(shí)驗(yàn)?zāi)康? 實(shí)現(xiàn)6位7段數(shù)碼管的驅(qū)動(dòng),待顯示數(shù)據(jù)以BCD
- 關(guān)鍵字: FPGA ARM
可編程模擬IC將FPGA多功能性等優(yōu)勢(shì)帶入混合信號(hào)世界

- 對(duì)于工程師而言,設(shè)計(jì)、評(píng)估和調(diào)試帶有模擬輸入/輸出(I/O)接口的混合信號(hào)電路始終面臨巨大挑戰(zhàn)。真實(shí)世界與模擬信號(hào)鏈路的微妙之處以及惡劣的工作環(huán)境,往往使得看起來(lái)簡(jiǎn)單直接的設(shè)計(jì)目標(biāo)成為難以逾越、耗時(shí)費(fèi)力的項(xiàng)目。最終設(shè)計(jì)需要謹(jǐn)慎權(quán)衡模擬與混合信號(hào)IC的整合,包括運(yùn)算放大器、A/D和D/A轉(zhuǎn)換器、比較器、高壓驅(qū)動(dòng)器、模擬開關(guān),將這些IC硬件連接在一起,構(gòu)建成模擬通道。 數(shù)字領(lǐng)域?qū)I(yè)背景的工程師,不熟悉模擬設(shè)計(jì),而模擬設(shè)計(jì)中的元件選擇、物理布局以及成本等問(wèn)題直接影響基本電路的性能和產(chǎn)品上市時(shí)間,使得項(xiàng)
- 關(guān)鍵字: FPGA MAX11300
基于FPGA與VHDL的微型打印機(jī)的驅(qū)動(dòng)設(shè)計(jì)

- 引 言 FPGA 即現(xiàn)場(chǎng)可編程邏輯陣列。是在CPLD 的基礎(chǔ)上發(fā)展起來(lái)的新型高性能可編程邏輯器件。FPGA的集成度很高,其器件密度從數(shù)萬(wàn)門到數(shù)千萬(wàn)門不等,可以完成極其復(fù)雜的時(shí)序與組合邏輯電路功能,適用于高速、高密度的高端數(shù)字邏輯電路設(shè)計(jì)領(lǐng)域。新一代的FPGA 甚至集成了中央處理器( CPU ) 或數(shù)字處理器( DSP) 內(nèi)核,在一片F(xiàn)PGA 上進(jìn)行軟硬件協(xié)同設(shè)計(jì),為實(shí)現(xiàn)片上可編程系統(tǒng)( SOPC) 提供了強(qiáng)大的硬件支持。對(duì)微型打印機(jī)的驅(qū)動(dòng),傳統(tǒng)方法是使用單片機(jī)是實(shí)現(xiàn)對(duì)其的時(shí)序控制。隨著FPGA
- 關(guān)鍵字: FPGA VHDL
用FPGA來(lái)加速采用OpenCL的多功能打印機(jī)圖像處理

- 在高性能計(jì)算、娛樂(lè)和科學(xué)計(jì)算市場(chǎng),OpenCL的采用在持續(xù)增長(zhǎng)。OpenCL的靈活性和便攜性使之成為了一個(gè)開發(fā)圖像處理應(yīng)用的優(yōu)秀平臺(tái)。然而,OpenCL尚未應(yīng)用到硬拷貝打印機(jī)和多功能打印機(jī)(MFP)市場(chǎng)。傳統(tǒng)上,打印機(jī)/MFP市場(chǎng)使用全定制系統(tǒng)級(jí)芯片(SoC或ASIC)、專用集成電路進(jìn)行圖像處理。在本文中,我們探討了配合Altera SoC FPGA(現(xiàn)場(chǎng)可編程門陣列)的OpenCL在核心MFP圖像處理流水線中的應(yīng)用。核心圖像處理流水線以每分鐘大于90頁(yè)信紙大小的全色RGB持續(xù)速率運(yùn)行,圖像分辨率為6
- 關(guān)鍵字: FPGA OpenCL
梅哥和你一起深入學(xué)習(xí)FPGA之獨(dú)立按鍵檢測(cè)(下)

- 八、 仿真分析 由上圖仿真結(jié)果可知,當(dāng)有按鍵按下時(shí),需要較長(zhǎng)一段時(shí)間后,Key_Flag會(huì)有一個(gè)高電平脈沖,同時(shí)Key_Value更新為輸入按鍵的反碼。 為了確定消抖是成功的,這里再附上按鍵松開時(shí)的抖動(dòng)細(xì)節(jié)圖: 由圖可知,松開按鍵時(shí),該按鍵IO不斷的檢測(cè)到高電平和低電平,直到一段時(shí)間和,抖動(dòng)方停止,穩(wěn)定為按鍵沒(méi)有按下時(shí)的狀態(tài) 下圖為整個(gè)工程的仿真結(jié)果,由圖可知,每按下一次按鍵0(key_in[0]),led[0]的狀態(tài)便翻
- 關(guān)鍵字: FPGA 按鍵檢測(cè)
dsp+fpga介紹
您好,目前還沒(méi)有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
