熟女俱乐部五十路二区av,又爽又黄禁片视频1000免费,国产卡一卡二卡三无线乱码新区,中文无码一区二区不卡αv,中文在线中文a

首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> cpld/fpga

cpld/fpga 文章 最新資訊

基于FPGA的飛行模擬器通信接口設(shè)計(jì)

  • 飛行模擬器是現(xiàn)代飛行員訓(xùn)練的必需設(shè)備,它是一種由計(jì)算機(jī)實(shí)時(shí)控制、多系統(tǒng)協(xié)調(diào)工作、能模擬真實(shí)飛行環(huán)境的模擬設(shè)備。相較于利用飛機(jī)的飛行訓(xùn)
  • 關(guān)鍵字: FPGA  飛行模擬器  通信接口  

基于FPGA的DDR3控制器設(shè)計(jì)

  • 基于FPGA的DDR3控制器設(shè)計(jì),摘要 介紹了DDR3 SDRAM的技術(shù)特點(diǎn)、工作原理,以及控制器的構(gòu)成。利用Xilinx公司的MIG軟件工具在Virtex-6系列FPGA芯片上,實(shí)現(xiàn)了控制器的設(shè)計(jì)方法,并給出了ISim仿真驗(yàn)證結(jié)果,驗(yàn)證了該設(shè)計(jì)方案的可行性。DDR3 SDRAM
  • 關(guān)鍵字: FPGA  DDR3 SDRAM控制器  MIG  ISim  

FPGA 6部分組成基本結(jié)構(gòu)簡(jiǎn)析

  • FPGA由6部分組成,分別為可編程輸入/輸出單元、基本可編程邏輯單元、嵌入式塊RAM、豐富的布線資源、底層嵌入功能單元和內(nèi)嵌專用硬核等。每個(gè)單元
  • 關(guān)鍵字: FPGA  基本結(jié)構(gòu)  簡(jiǎn)析  

基于關(guān)鍵幀提取技術(shù)的網(wǎng)絡(luò)視頻監(jiān)控系統(tǒng)

  • 基于關(guān)鍵幀提取技術(shù)的網(wǎng)絡(luò)視頻監(jiān)控系統(tǒng), 應(yīng)用背景由于寬帶網(wǎng)絡(luò)近年來(lái)在世界各地的高速發(fā)展,高品質(zhì)的音視頻壓縮技術(shù)不斷推陳出新,更高的壓縮比率加上更寬的帶寬,使得互聯(lián)網(wǎng)用戶在互聯(lián)網(wǎng)上觀看高品質(zhì)電視節(jié)目的愿望不再是幻想。美國(guó)、意大利、法國(guó)、加拿大
  • 關(guān)鍵字: 網(wǎng)絡(luò)視頻監(jiān)控  關(guān)鍵幀  提取技術(shù)  寬帶網(wǎng)絡(luò)  FPGA  

保證嵌入式系統(tǒng)程序完整性的技術(shù)設(shè)計(jì)方案

  • 保證嵌入式系統(tǒng)程序完整性的技術(shù)設(shè)計(jì)方案, 1 項(xiàng)目背景信息產(chǎn)業(yè)的高速發(fā)展,帶來(lái)了信息技術(shù)的空前繁榮;但危害信息安全的事件也不斷發(fā)生,信息安全的形勢(shì)是嚴(yán)峻的. 信息安全事關(guān)國(guó)家安全,事關(guān)社會(huì)穩(wěn)定,必須采取措施確保信息安全. 硬件結(jié)構(gòu)的安全和操作系統(tǒng)的安全
  • 關(guān)鍵字: FPGA  TCM  嵌入式系統(tǒng)  完整保證技術(shù)  

DIY遠(yuǎn)程智能監(jiān)控機(jī)器人

  • 設(shè)計(jì)摘要:本項(xiàng)目論述了基于網(wǎng)絡(luò)通信技術(shù)和FPGA實(shí)現(xiàn)家庭遠(yuǎn)程控制的方案。用戶可以通過(guò)短信或Internet 網(wǎng)絡(luò)等方式,訪問家庭控制器,通過(guò)車載攝像頭
  • 關(guān)鍵字: 以太網(wǎng)  機(jī)器人  FPGA  

羅姆推出FPGA用電源穩(wěn)壓器及模塊

  • 羅姆推出FPGA用電源穩(wěn)壓器及模塊, 近年來(lái),電子設(shè)備(應(yīng)用)的多樣化與高性能化以驚人的速度不斷發(fā)展??梢哉f(shuō),這種趨勢(shì)使各產(chǎn)品的開發(fā)周期縮短,并給半導(dǎo)體技術(shù)帶來(lái)了巨大的發(fā)展空間。在這種背景下,被稱為FPGA的LSI為電子設(shè)備的開發(fā)作出了巨大貢獻(xiàn),
  • 關(guān)鍵字: FPGA  IP  嵌入式  PLD  CPLD  

一種基于FPGA的分布式光纖檢測(cè)系統(tǒng)的設(shè)計(jì)

  • 傳統(tǒng)的光纖檢測(cè)系統(tǒng)大都是基于MCU架構(gòu)來(lái)實(shí)現(xiàn)的,雖然MCU系統(tǒng)或DSP處理器在數(shù)字信號(hào)處理方面功能強(qiáng)大,但難以完成大量實(shí)時(shí)數(shù)據(jù)的采集,因采樣點(diǎn)少
  • 關(guān)鍵字: FPGA  分布式  光纖檢測(cè)    

FPGA實(shí)戰(zhàn)演練邏輯篇3:FPGA與CPLD

  • 盡管很多人聽說(shuō)過(guò)FPGA和CPLD,但是關(guān)于FPGA與CPLD之間的區(qū)別,了解的人可能不是很多。雖然FPGA與CPLD都是“可反復(fù)編程的邏輯器件”,但是在技術(shù)上
  • 關(guān)鍵字: FPGA  實(shí)戰(zhàn)演練  CPLD  

嵌入式高速固態(tài)存儲(chǔ)器的組成原理與設(shè)計(jì)實(shí)現(xiàn)

  • 信息化時(shí)代的到來(lái),使得信息和數(shù)據(jù)成為推動(dòng)社會(huì)發(fā)展的主要因素,對(duì)于數(shù)據(jù)的處理提出了更高的要求。為了適應(yīng)時(shí)代發(fā)展的需求,現(xiàn)代數(shù)據(jù)信息處理
  • 關(guān)鍵字: 固態(tài)存儲(chǔ)器  嵌入式  FPGA  

一種車載視頻處理模塊的設(shè)計(jì)與實(shí)現(xiàn)

  • 一種車載視頻處理模塊的設(shè)計(jì)與實(shí)現(xiàn), 當(dāng)前車載電子系統(tǒng)的綜合化程度隨著計(jì)算機(jī)和電子技術(shù)的發(fā)展不斷提高,對(duì)視頻處理的綜合化要求也不斷提高,如何對(duì)多種外視頻源進(jìn)行處理與對(duì)輸出通路進(jìn)行控制,是車載視頻處理中面臨的越來(lái)越突出的問題。本文討論的重點(diǎn)
  • 關(guān)鍵字: 車載  FPGA  DSP  

基于CPLD實(shí)現(xiàn)QPSK調(diào)制電路的設(shè)計(jì)

  • QPSK是數(shù)字通信系統(tǒng)中一種常用的多進(jìn)制調(diào)制方式。其調(diào)制的基本原理:對(duì)輸入的二進(jìn)制序列按每?jī)晌淮a元分為一組,用載波的四種相位表征它們。實(shí)際
  • 關(guān)鍵字: QPSK調(diào)制  CPLD  

Zynq-7000的柔性直流輸電橋臂控制器設(shè)計(jì)

  • Zynq-7000的柔性直流輸電橋臂控制器設(shè)計(jì), 引言柔性直流輸電技術(shù)是基于電壓源換流器(VSC)的新一代直流輸電技術(shù),通過(guò)控制IGBT的通斷來(lái)實(shí)現(xiàn)子模塊投切狀態(tài)的轉(zhuǎn)換。閥控系統(tǒng)的橋臂控制器根據(jù)接收到的子模塊16位電容電壓和32位狀態(tài)信息,生成子模塊控制指令,并
  • 關(guān)鍵字: Xilinx Zynq-7000  FPGA  ARM  AXI4  Linux  橋臂控制器  

基于MAX 7 0 0 0A與CYUSB3014的USB3.0數(shù)據(jù)采集系統(tǒng)

  • 基于MAX 7 0 0 0A與CYUSB3014的USB3.0數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì), 0 引言目前高速數(shù)據(jù)采集技術(shù)越來(lái)越得到人們的重視,傳統(tǒng)的USB 2.0采集平臺(tái)理論帶寬只有480 Mbps,實(shí)際傳輸能力只有30 Mb/s左右,而USB 3.0采集平臺(tái)理論帶寬達(dá)到了5Gbps,能有效解決USB2.0采集系統(tǒng)的缺陷。目前一些
  • 關(guān)鍵字: USB3.0  CPLD  CYUSB3014  數(shù)據(jù)采集  

一種通用基于CPLD實(shí)現(xiàn)的CAN接口連接設(shè)計(jì)

  • 一種通用基于CPLD實(shí)現(xiàn)的CAN接口連接設(shè)計(jì), 摘要:介紹一種基于CPLD實(shí)現(xiàn)的DSP或ARM處理器與CAN總線控制器SJA1000接口連接設(shè)計(jì)。通常DSP或ARM處理器都有獨(dú)立的地址和數(shù)據(jù)總線,而SJA1000采用的是地址、數(shù)據(jù)分時(shí)復(fù)用總線,它們不能直接連接。該設(shè)計(jì)主要是通過(guò)CP
  • 關(guān)鍵字: CPLD  CAN控制器  SJA1000T  ARM  DSP  微處理器  
共7035條 119/469 |‹ « 117 118 119 120 121 122 123 124 125 126 » ›|

cpld/fpga介紹

您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473