arm+fpga 文章 最新資訊
基于DSP+ARM構(gòu)架的嵌入式電能質(zhì)量監(jiān)測裝置的解決方案

- 基于DSP+ARM構(gòu)架的嵌入式電能質(zhì)量監(jiān)測裝置的解決方案,摘要:根據(jù)電能質(zhì)量監(jiān)測對于系統(tǒng)支持復(fù)雜算法和實(shí)時(shí)性的特殊要求,并在綜合分析了目前風(fēng)電場電能質(zhì)量監(jiān)測技術(shù)現(xiàn)狀的基礎(chǔ)上,本文提出了一種基于DSP+ARM構(gòu)架的嵌入式電能質(zhì)量監(jiān)測裝置的解決方案,該裝置可完成風(fēng)電場電
- 關(guān)鍵字: 質(zhì)量 監(jiān)測 裝置 解決方案 電能 嵌入式 DSP ARM 構(gòu)架 基于
基于FPGA的電梯控制器系統(tǒng)設(shè)計(jì)
- 本文首先提出了一種基于有限狀態(tài)機(jī)的電梯控制器算法,然后根據(jù)該算法設(shè)計(jì)了一個(gè)三層電梯控制器,該電梯控制器的正確性經(jīng)過了仿真驗(yàn)證和硬件平臺的驗(yàn)證。本文的電梯控制器設(shè)計(jì),結(jié)合了深圳信息職業(yè)技術(shù)學(xué)院的實(shí)際電梯
- 關(guān)鍵字: FPGA 電梯控制器 系統(tǒng)設(shè)計(jì)
j基于FPGA EP2S60的SoPC系統(tǒng)設(shè)計(jì)的綜合優(yōu)化方案

- j基于FPGA EP2S60的SoPC系統(tǒng)設(shè)計(jì)的綜合優(yōu)化方案,為了提高設(shè)計(jì)性能(有時(shí)甚至只是為了達(dá)到設(shè)計(jì)要求),對所設(shè)計(jì)的SOPC系統(tǒng)進(jìn)行綜合優(yōu)化是非常必要的。論文結(jié)合具體工程,以Altera公司的FPGA EP2S60為例,探討了SOPC系統(tǒng)設(shè)計(jì)的綜合優(yōu)化方法。
1 綜合優(yōu)化設(shè)計(jì)的一般流 - 關(guān)鍵字: 綜合 優(yōu)化 方案 設(shè)計(jì) 系統(tǒng) FPGA EP2S60 SoPC 基于
ARM藐視Intel手機(jī)處理器 兩大陣營決戰(zhàn)在即
- 據(jù)外電報(bào)道,ARM CEO沃倫·伊斯特(Warren East)周三表示,Intel近日在移動世界大會(以下簡稱“MWC”)上展示的智能手機(jī)處理器遠(yuǎn)落后于ARM的產(chǎn)品。 伊斯特稱,雖然從技術(shù)的角度講,Intel的智能手機(jī)解決方案好于以往,但I(xiàn)ntel CEO歐德寧(Paul Otellini)周一在MWC上展示的設(shè)備相當(dāng)于一代或兩代前的ARM解決方案。 盡管如此,伊斯特表示,對于Intel的來襲仍將嚴(yán)陣以待。他說:“因?yàn)槲覀冊诮?jīng)營這項(xiàng)業(yè)務(wù),
- 關(guān)鍵字: ARM 手機(jī)處理器
基于FPGA高精度浮點(diǎn)運(yùn)算器的FFT設(shè)計(jì)與仿真
- 摘要 基于IEEE浮點(diǎn)表示格式及FFT算法,提出一種基2FFT的FPGA方法,完成了基于FPGA高精度浮點(diǎn)運(yùn)算器的FFT的設(shè)計(jì)。利用VHDL語言描述了蝶形運(yùn)算過程及地址產(chǎn)生單元,其仿真波形基本能正確的表示輸出結(jié)果。
關(guān)鍵詞 快速 - 關(guān)鍵字: FPGA FFT 高精度 浮點(diǎn)運(yùn)算器
基于FPGA的智能驅(qū)動控制系統(tǒng)設(shè)計(jì)
- 智能驅(qū)動器以及許多汽車和 ISM 廠商正面臨著滿足新的市場需求和不斷發(fā)展的標(biāo)準(zhǔn)要求所帶來的重重挑戰(zhàn)。在現(xiàn)代工業(yè)和汽車應(yīng)用中,電機(jī)必須具有高效、低噪聲、速度范圍寬、可靠性高、成本合理等特性。在當(dāng)今工廠里,電機(jī)
- 關(guān)鍵字: FPGA 驅(qū)動控制 系統(tǒng)設(shè)計(jì)
基于FPGA高速數(shù)據(jù)采集與傳輸?shù)穆暦鶞y井系統(tǒng)
- 摘要 針對測井中信號傳輸速度低、操作繁瑣等問題,提出一種高速數(shù)據(jù)采集與傳輸?shù)男路椒āT撛O(shè)計(jì)系統(tǒng)采用高速AD轉(zhuǎn)換,以靈活、高效性價(jià)比FPGA芯片-EP1C6為平臺,利用USB傳輸,實(shí)現(xiàn)了基于Verilog的聲幅測井系統(tǒng)。最終,
- 關(guān)鍵字: FPGA 高速數(shù)據(jù) 采集 傳輸
arm+fpga介紹
您好,目前還沒有人創(chuàng)建詞條arm+fpga!
歡迎您創(chuàng)建該詞條,闡述對arm+fpga的理解,并與今后在此搜索arm+fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對arm+fpga的理解,并與今后在此搜索arm+fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
