熟女俱乐部五十路二区av,又爽又黄禁片视频1000免费,国产卡一卡二卡三无线乱码新区,中文无码一区二区不卡αv,中文在线中文a

首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> 設計流程

混合信號電路設計技術研究

  • 摘    要:本文針對航天電子系統(tǒng)小型化發(fā)展的特殊要求,提出在星載電子系統(tǒng)中進行混合信號電路設計,重點探討了混合信號電路設計技術所面臨的問題及其對策,并以星載計算機的下行信道設計為例,對航天微電子系統(tǒng)的混合信號設計進行了初步探索。關鍵詞: 系統(tǒng)級芯片;混合信號;設計流程;IP核引言航天市場的需求帶動了衛(wèi)星技術的發(fā)展,微型、納型甚至皮型衛(wèi)星的研究已成為航天技術研究的熱點。微電子技術、系統(tǒng)集成技術、微機電技術、微組裝技術以及輕型結構材料技術的發(fā)展使得衛(wèi)星進一步小型化成為可能。從星
  • 關鍵字: IP核  混合信號  設計流程  系統(tǒng)級芯片  

Xilinx Foundation F3.1的結構及設計流程

  • 介紹了Xilinx Foundation F3.1可編程器件開發(fā)工具軟件的組成和功能,同時介紹了該軟件工具中設計入口工具和設計實現(xiàn)工具的主要功能和使用特點。
  • 關鍵字: Foundation  Xilinx  3.1  設計流程    
共17條 2/2 « 1 2
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473