- 無功補償是用來提高電壓質量、降低網(wǎng)損的有效措施之一,方法是給感性電路中的電感并聯(lián)電容器,使感性負荷所吸收的無功功率大部分有電容器提供。無功補償容量的確定有一般方法和優(yōu)化方法。本文簡略分析無功補償容量的
- 關鍵字:
分析 優(yōu)化 容量 補償 無功
- 設計人員要在當今便攜產(chǎn)品嚴苛的空間限制下應用高性能DC-DC轉換器,必須密切注意工作條件、功率耗散、元器件性能和熱設計。與舊款的功率封裝相比,具有熱增強特性的最新小型封裝技術支持更高的功率耗散。便攜系統(tǒng)設計人員通過將這些最新小型封裝同板級的熱設計相結合,就能夠在小空間中視實現(xiàn)可靠的大電流設計。
- 關鍵字:
DC-DC 轉換 耗散 電流 輸出 便攜 設備 中大 優(yōu)化
- 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡家園
- 關鍵字:
TD-SCDMA 西藏 優(yōu)化
- SoPC系統(tǒng)設計的綜合優(yōu)化方案,為了提高設計性能(有時甚至只是為了達到設計要求),對所設計的SOPC系統(tǒng)進行綜合優(yōu)化是非常必要的。論文結合具體工程,以Altera公司的FPGA EP2S60為例,探討了SOPC系統(tǒng)設計的綜合優(yōu)化方法。
1 綜合優(yōu)化設計的一般流
- 關鍵字:
優(yōu)化 方案 綜合 設計 系統(tǒng) SoPC
- MPEG-4編碼器在BF561上的優(yōu)化,介紹一種基于Blackfin系列處理器BF561實現(xiàn)的MPEG-4編碼器,根據(jù)BF561的特點提出了三種優(yōu)化措施,得到一種新的優(yōu)化編碼算法。通過標準測試序列和實時采集的數(shù)據(jù)對其進行性能測試,實驗結果表明,該編碼器優(yōu)化效果明顯,可實現(xiàn)Dl格式下的實時采集壓縮功能。
- 關鍵字:
優(yōu)化 BF561 編碼器 MPEG-4
- 經(jīng)過優(yōu)化,有著優(yōu)異發(fā)光效率的背光單元的系統(tǒng)設計使LED技術的優(yōu)點發(fā)揮到了極致。這些優(yōu)點的意義非常重大,使得LED正飛快地朝著更薄和更高效的方向發(fā)展。
- 關鍵字:
優(yōu)化 背光 系統(tǒng) 技術 光源 LED 邊緣 使用
- 隨著新型消費類產(chǎn)品的快速發(fā)展,我們可以肯定屋主將會不斷購置其他設備,譬如家庭娛樂系統(tǒng)以及有線或無線網(wǎng)絡設備,這些同樣會造成待機和空載功耗的浪費。據(jù)估計,電力生產(chǎn)過程中排放的二氧化碳量大約占到了全部二氧
- 關鍵字:
住宅 用電 效率 提高 設計 電源 管理 優(yōu)化
- 太陽能作為一個可再生能源正在持續(xù)發(fā)展,對其的持續(xù)關注促進了太陽能板的價格降低和效率提升。同時,逆變器、充電器和能量優(yōu)化器之類的平衡系統(tǒng)(BOS)器件已經(jīng)取得了重大進展。本文將介紹影響太陽能BOS效能的新架構
- 關鍵字:
效能 架構 元件 BOS 太陽能 系統(tǒng) 影響 優(yōu)化
- USB設備控制器端點緩沖區(qū)的優(yōu)化技術設計,這里首先簡要介紹USB中端點的概念,并給出一款異步FIFO的設計方案。然后根據(jù)USB四種傳輸類型的特點,提出基于該FIFO結構的不同類型的端點緩沖區(qū)的設計方案。特別是對于控制端點提出了一種新型的雙向異步FIFO結構,在
- 關鍵字:
技術 設計 優(yōu)化 緩沖區(qū) 設備 控制器 USB
- AES算法中S-box和列混合單元的優(yōu)化及FPGA技術實現(xiàn),1 S-box的優(yōu)化設計
在AES標準算法中定義了兩個較大的列表。S-box和逆S-box。將S-box用于兩個應用:字節(jié)替代和密鑰擴展。而逆S-box則用于逆字節(jié)替代。這兩個列表是不相同的,因此必須建立兩個不同的ROM(256×8 b),
- 關鍵字:
FPGA 技術 實現(xiàn) 優(yōu)化 單元 算法 S-box 混合 AES
- 對于優(yōu)化太陽能系統(tǒng)的效率和可靠性而言,一種較新的手段是采用連接到每個太陽能板上的微型逆變器(micro-inverter)。為每塊太陽能面板配備單獨的微型逆變器使得系統(tǒng)可以適應不斷變化的負荷和天氣條件,從而能夠為
- 關鍵字:
太陽能 系統(tǒng) 優(yōu)化 逆變器 微型 利用
- G.723.1算法在DSP上的優(yōu)化,1 引言 G.723.1是刪組織于1996年推出的一種低碼率的語音編碼算法標準,也是目前該組織頒布的語音壓縮標準中碼率最低的一種標準。G.723.1主要用于對語音及其它多媒體聲音信號的壓縮,目前在一些數(shù)字音視頻傳輸、高
- 關鍵字:
優(yōu)化 DSP 算法 G.723.1
- 基于嵌入式DSP應用的低功耗優(yōu)化策略, 無線系統(tǒng)及有線系統(tǒng)設計師均必須重視電源效率問題,盡管雙方的出發(fā)點不盡相同:對于移動設備而言,更長的電池使用壽命、更長的通話時間或更長的工作時間都是明顯的優(yōu)勢,降低電源要求意味著使用體積更小的電池或選
- 關鍵字:
優(yōu)化 策略 功耗 應用 嵌入式 DSP 基于
- 用DSP優(yōu)化G.723.1算法, 本文詳緇分紹了G.723.1標準的DSP代碼優(yōu)化工作,重點描述了代碼優(yōu)化的方法和本課題的創(chuàng)新點.對于算法中的一些函數(shù)提出了獨創(chuàng)性改寫方法?;诰€性匯編的優(yōu)化以及Cache的有效利用使本課題的工作取得了顯著成果,在沒有降低音質的情況下,實現(xiàn)了DSP的語音實時編解碼。
- 關鍵字:
算法 G.723.1 優(yōu)化 DSP
優(yōu)化介紹
您好,目前還沒有人創(chuàng)建詞條優(yōu)化!
歡迎您創(chuàng)建該詞條,闡述對優(yōu)化的理解,并與今后在此搜索優(yōu)化的朋友們分享。
創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司

京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473