熟女俱乐部五十路二区av,又爽又黄禁片视频1000免费,国产卡一卡二卡三无线乱码新区,中文无码一区二区不卡αv,中文在线中文a

新聞中心

EEPW首頁 > 設計應用 > 數字射頻存儲器用GaAs超高速3bit相位體制ADC的設計與實現

數字射頻存儲器用GaAs超高速3bit相位體制ADC的設計與實現

作者: 時間:2014-02-28 來源:網絡 收藏

本文引用地址:http://www.bjwjmy.cn/article/259561.htm

由圖7 測試結果可知,如果定義10°相位誤差(對應±0.22LSB)為界,那么該電路具有接近150MHz的帶寬, 的輸出碼流速率可達1.2Gbps。以上測試結果均在2GHz 時鐘速率下測得。

5、結論

本文詳細討論、分析了用于3bit相位體制DRFM 系統(tǒng)的3bit 相位體制的設計過程。利用南京電子器件研究所標準 Φ76mm 全離子注入工藝,采用全耗盡非自對準MESFET 器件加工實現了3bit 超高速相位體制。測試結果表明,電路可在2GHz 時鐘速率下完成采樣、量化,達到1.2Gbps 的輸出碼流速率,其瞬時帶寬可達150MHz,具備±0.22LSB 的相位精度。經進一步改進后可應用于3bit 相位體制DRFM 系統(tǒng)中。

功分器相關文章:功分器原理

上一頁 1 2 3 4 下一頁

關鍵詞: 數字射頻存儲器 GaAs ADC 比較級電路

評論


相關推薦

技術專區(qū)

關閉