熟女俱乐部五十路二区av,又爽又黄禁片视频1000免费,国产卡一卡二卡三无线乱码新区,中文无码一区二区不卡αv,中文在线中文a

新聞中心

EEPW首頁 > 模擬技術 > 設計應用 > DAC及其緩沖器有助于提升系統(tǒng)性能與簡化設計一

DAC及其緩沖器有助于提升系統(tǒng)性能與簡化設計一

作者: 時間:2012-10-03 來源:網絡 收藏
ormal; LETTER-SPACING: normal; BACKGROUND-COLOR: rgb(255,255,255); orphans: 2; widows: 2; -webkit-text-size-adjust: auto; -webkit-text-stroke-width: 0px">  要使電流在NMOS器件中流動, VGS必須大于閾值電壓, VT.在電壓開關模式下, VGS = VLOGIC – VIN必須大于VT = 0.7 V.

  乘法的R-2R梯形電阻設計用于將電流平均分配至各個引腳。這就要求總接地電阻(從各引腳頂部看)完全相同。這可以通過調節(jié)開關來實現,其中,各個開關的大小與其導通電阻成比例。如果一個引腳的電阻發(fā)生變化,則流過該引腳的電流將發(fā)生變化,結果導致線性度誤差。VIN不能大到會使開關關閉的程度,但必須足以使開關電阻保持低位,因為VIN的變化會影響VGS 從而導致導通電阻發(fā)生非線性變化,如下所示:

  導通電阻的這種變化會使電流失衡,并使線性度下降。因此,乘法上的電源電壓不能減少太多。相反,基準電壓超過AGND的值不得高于1V,以維持線性度。對于5V電源,當從1.25V基準電壓變化至2.5V基準電壓時,線性度將開始下降,如圖7和圖8所示。當電源電壓降至3V時,線性度將完全崩潰,如圖9所示。

  

DAC及其緩沖器有助于提升系統(tǒng)性能與簡化設計一

  圖7. INL of IOUT 乘法在反相模式下的INL,( VDD = 5 V, VREF = 1.25 V)

  

DAC及其緩沖器有助于提升系統(tǒng)性能與簡化設計一

  圖8. INL of IOUT乘法DAC在反相模式下的INL(VDD = 5 V, VREF = 2.5 V)

  

DAC及其緩沖器有助于提升系統(tǒng)性能與簡化設計一

  圖9. 乘法DAC在反相模式下的INL( VDD = 3 V, VREF = 2.5 V)

  為了減少這種影響,AD5541A采用互補NMOS/PMOS開關,如圖10所示?,F在,開關的總導通電阻來自NMOS和PMOS開關的共同貢獻。如前所示,NMOS開關的柵極電壓由內部邏輯控制。內部產生的電壓,VGN,設置理想柵極電壓,以使NMOS的導通電阻與PMOS的相平衡。開關的大小通過代碼調節(jié),以使導通電阻隨代碼調節(jié)。因此,電流將上下調節(jié),精度將得以維持。由于基準輸入的阻抗隨代碼變化,因此,應通過低阻抗源驅動。

  

DAC及其緩沖器有助于提升系統(tǒng)性能與簡化設計一



關鍵詞: DAC 緩沖器 系統(tǒng)性能

評論


相關推薦

技術專區(qū)

關閉