熟女俱乐部五十路二区av,又爽又黄禁片视频1000免费,国产卡一卡二卡三无线乱码新区,中文无码一区二区不卡αv,中文在线中文a

新聞中心

EEPW首頁(yè) > 手機(jī)與無(wú)線通信 > 設(shè)計(jì)應(yīng)用 > 一種基于AD9854的BPSK信號(hào)產(chǎn)生設(shè)計(jì)

一種基于AD9854的BPSK信號(hào)產(chǎn)生設(shè)計(jì)

作者: 時(shí)間:2013-04-24 來(lái)源:網(wǎng)絡(luò) 收藏

相位寄存器配置值的計(jì)算公式為(φ/2π)×214,其中φ為需要配置的相位值,對(duì)于,一般1號(hào)相位寄存器表示的相位值與2號(hào)相位寄存器表示的相位值相差π。頻率寄存器配置值的計(jì)算公式為(f/fs)×248,其中f是需要輸出的載頻,即中頻頻率;fs為系統(tǒng)時(shí)鐘頻率,它由從REFCLK得到的外部參考時(shí)鐘頻率經(jīng)可編程參考時(shí)鐘倍頻器倍頻后得到。需要考慮的控制寄存器各比特定義和配置值如表2所示。

本文引用地址:http://www.bjwjmy.cn/article/153520.htm

e.JPG


工作于并行配置方式下的寫時(shí)序,如圖2所示,圖中最大時(shí)延TWRHGH為7ns,在編寫程序時(shí)需要注意時(shí)延量。

f.JPG


最后的控制步驟就是編寫軟件,用FPGA對(duì)進(jìn)行控制可以通過(guò)狀態(tài)機(jī)的方式實(shí)現(xiàn)。
(1)采用Verilog HDL語(yǔ)言定義FPGA的管腳如下
modulate _Control(
input clk10MHz,
output reg[5:0]a=6'h00,
output reg[7:0]d=8'h00,
output regwrb=1’b1,
output regud=1'b0,
output regbpsk=1'b0,
output wirerefclk);
(2)給出refclk的頻率為10MHz
assign refclk=clk10MHz;



評(píng)論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉